Can't annotate DoSyscall: No vmlinux file with build id f16f3c80aef2d2ddee8f7e65bde8e315f00fa1ee was found in the path. Please use: perf buildid-cache -av vmlinux or: --vmlinux vmlinux : 000127d8 <__tls_get_addr>: 19.11 : 127d8: stwu r1,-16(r1) 0.00 : 127dc: mflr r0 0.68 : 127e0: bcl- 20,4*cr7+so,127e4 <__tls_get_addr+0xc> 0.34 : 127e4: li r4,0 4.44 : 127e8: stw r30,8(r1) 0.00 : 127ec: mflr r30 2.05 : 127f0: stw r0,20(r1) 0.00 : 127f4: addis r30,r30,1 0.00 : 127f8: addi r30,r30,-6128 3.75 : 127fc: stw r31,12(r1) 0.00 : 12800: mr r31,r3 9.56 : 12804: lwz r9,-28676(r2) 8.53 : 12808: lwz r10,-84(r30) 8.87 : 1280c: lwz r11,0(r9) 7.85 : 12810: lwz r0,2080(r10) 0.00 : 12814: cmpw cr7,r11,r0 8.19 : 12818: bne- cr7,12858 <__tls_get_addr+0x80> 0.00 : 1281c: lwz r5,0(r31) 0.00 : 12820: rlwinm r0,r5,3,0,28 2.73 : 12824: lwzx r3,r9,r0 0.00 : 12828: cmpwi cr7,r3,-1 7.85 : 1282c: beq- cr7,1286c <__tls_get_addr+0x94> 1.71 : 12830: lwz r9,4(r31) 1.37 : 12834: lwz r30,8(r1) 0.00 : 12838: addis r9,r9,1 0.34 : 1283c: lwz r31,12(r1) 1.02 : 12840: addi r0,r9,-32768 0.00 : 12844: add r3,r3,r0 3.07 : 12848: lwz r0,20(r1) 0.00 : 1284c: mtlr r0 0.00 : 12850: addi r1,r1,16 8.53 : 12854: blr 0.00 : 12858: lwz r3,0(r3) 0.00 : 1285c: bl 124d8 <_dl_deallocate_tls+0xe8> 0.00 : 12860: mr r4,r3 0.00 : 12864: lwz r9,-28676(r2) 0.00 : 12868: b 1281c <__tls_get_addr+0x44> 0.00 : 1286c: mr r3,r9 0.00 : 12870: bl 26b4 0.00 : 12874: b 12830 <__tls_get_addr+0x58> Percent | Source code & Disassembly of ltt-test-2.1.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 100020b0 <__event_probe__sample_component___trace1>: 0.81 : 100020b0: stwu r1,-176(r1) 0.00 : 100020b4: mflr r0 0.40 : 100020b8: stw r0,180(r1) 0.00 : 100020bc: stw r31,172(r1) 0.00 : 100020c0: mr r31,r1 0.81 : 100020c4: stw r3,152(r31) 0.00 : 100020c8: stw r4,156(r31) 0.40 : 100020cc: stw r5,160(r31) 0.00 : 100020d0: stw r6,164(r31) 0.00 : 100020d4: lwz r0,152(r31) 2.02 : 100020d8: stw r0,16(r31) 0.40 : 100020dc: lwz r0,16(r31) 0.00 : 100020e0: mr r9,r0 2.82 : 100020e4: lwz r0,4(r9) 0.00 : 100020e8: stw r0,20(r31) 0.00 : 100020ec: li r0,0 0.00 : 100020f0: stw r0,24(r31) 1.21 : 100020f4: lwz r0,20(r31) 0.00 : 100020f8: mr r10,r0 2.82 : 100020fc: lwz r0,12(r10) 0.00 : 10002100: mr r9,r0 5.65 : 10002104: lwz r0,0(r9) 0.00 : 10002108: cmpwi cr7,r0,0 0.00 : 1000210c: mfcr r0 0.00 : 10002110: rlwinm r0,r0,31,31,31 0.00 : 10002114: cmpwi cr7,r0,0 2.42 : 10002118: bne- cr7,10002480 <__event_probe__sample_component___trace1+0x3d0> 0.00 : 1000211c: lwz r0,20(r31) 0.00 : 10002120: addic r0,r0,4 0.00 : 10002124: mr r10,r0 2.02 : 10002128: lwz r0,0(r10) 0.00 : 1000212c: cmpwi cr7,r0,0 0.00 : 10002130: mfcr r0 0.00 : 10002134: rlwinm r0,r0,31,31,31 0.00 : 10002138: cmpwi cr7,r0,0 5.24 : 1000213c: bne- cr7,10002480 <__event_probe__sample_component___trace1+0x3d0> 0.00 : 10002140: lwz r0,16(r31) 0.00 : 10002144: addic r0,r0,8 0.00 : 10002148: mr r9,r0 0.40 : 1000214c: lwz r0,0(r9) 0.00 : 10002150: cmpwi cr7,r0,0 0.00 : 10002154: mfcr r0 0.00 : 10002158: rlwinm r0,r0,31,31,31 0.00 : 1000215c: cmpwi cr7,r0,0 3.23 : 10002160: bne- cr7,10002480 <__event_probe__sample_component___trace1+0x3d0> 0.00 : 10002164: lis r0,4097 0.00 : 10002168: addic r0,r0,19700 0.00 : 1000216c: mr r10,r0 0.40 : 10002170: lwz r0,12(r10) 0.00 : 10002174: cmpwi cr7,r0,0 0.00 : 10002178: mfcr r0 0.00 : 1000217c: rlwinm r0,r0,31,31,31 0.00 : 10002180: cmpwi cr7,r0,0 2.42 : 10002184: bne- cr7,10002480 <__event_probe__sample_component___trace1+0x3d0> 0.00 : 10002188: lwz r0,16(r31) 0.00 : 1000218c: addic r0,r0,52 0.00 : 10002190: mr r3,r0 0.00 : 10002194: bl 10001908 0.00 : 10002198: mr r0,r3 0.00 : 1000219c: cmpwi cr7,r0,0 1.21 : 100021a0: mfcr r0 0.00 : 100021a4: rlwinm r0,r0,31,31,31 0.00 : 100021a8: cmpwi cr7,r0,0 1.61 : 100021ac: beq- cr7,100022b0 <__event_probe__sample_component___trace1+0x200> 0.00 : 100021b0: lwz r0,16(r31) 0.00 : 100021b4: mr r9,r0 0.00 : 100021b8: lwz r0,60(r9) 0.00 : 100021bc: stw r0,12(r31) 0.00 : 100021c0: addi r0,r31,120 0.00 : 100021c4: mr r3,r0 0.00 : 100021c8: lwz r4,152(r31) 0.00 : 100021cc: lwz r5,156(r31) 0.00 : 100021d0: lwz r6,160(r31) 0.00 : 100021d4: lwz r7,164(r31) 0.00 : 100021d8: bl 10001dd8 <__event_prepare_filter_stack__sample_component___trace1> 0.00 : 100021dc: lis r0,4097 0.00 : 100021e0: addic r0,r0,19700 0.00 : 100021e4: mr r10,r0 0.00 : 100021e8: lwz r0,20(r10) 0.00 : 100021ec: lwz r9,16(r31) 0.00 : 100021f0: lwz r9,52(r9) 0.00 : 100021f4: mr r3,r9 0.00 : 100021f8: mtctr r0 0.00 : 100021fc: bctrl 0.00 : 10002200: mr r0,r3 0.00 : 10002204: addic r0,r0,-12 0.00 : 10002208: stw r0,8(r31) 0.00 : 1000220c: b 10002280 <__event_probe__sample_component___trace1+0x1d0> 0.00 : 10002210: lwz r0,8(r31) 0.00 : 10002214: mr r9,r0 0.00 : 10002218: lwz r0,4(r9) 0.00 : 1000221c: addi r9,r31,120 0.00 : 10002220: lwz r3,8(r31) 0.00 : 10002224: mr r4,r9 0.00 : 10002228: mtctr r0 0.00 : 1000222c: bctrl 0.00 : 10002230: mr r10,r4 0.00 : 10002234: mr r9,r3 0.00 : 10002238: mr r0,r10 0.00 : 1000223c: clrlwi r0,r0,31 0.00 : 10002240: cmpwi cr7,r0,0 0.00 : 10002244: beq- cr7,10002250 <__event_probe__sample_component___trace1+0x1a0> 0.00 : 10002248: li r0,1 0.00 : 1000224c: stw r0,12(r31) 0.00 : 10002250: lis r0,4097 0.00 : 10002254: addic r0,r0,19700 0.00 : 10002258: mr r9,r0 0.00 : 1000225c: lwz r0,20(r9) 0.00 : 10002260: lwz r9,8(r31) 0.00 : 10002264: lwz r9,12(r9) 0.00 : 10002268: mr r3,r9 0.00 : 1000226c: mtctr r0 0.00 : 10002270: bctrl 0.00 : 10002274: mr r0,r3 0.00 : 10002278: addic r0,r0,-12 0.00 : 1000227c: stw r0,8(r31) 0.00 : 10002280: lwz r0,8(r31) 0.00 : 10002284: addic r9,r0,12 0.00 : 10002288: lwz r0,16(r31) 0.00 : 1000228c: addic r0,r0,52 0.00 : 10002290: cmpw cr7,r9,r0 0.00 : 10002294: bne+ cr7,10002210 <__event_probe__sample_component___trace1+0x160> 0.00 : 10002298: lwz r0,12(r31) 0.00 : 1000229c: cmpwi cr7,r0,0 0.00 : 100022a0: mfcr r0 0.00 : 100022a4: rlwinm r0,r0,31,31,31 0.00 : 100022a8: cmpwi cr7,r0,0 0.00 : 100022ac: bne- cr7,10002480 <__event_probe__sample_component___trace1+0x3d0> 0.00 : 100022b0: addi r0,r31,120 0.00 : 100022b4: mr r3,r0 0.00 : 100022b8: lwz r4,152(r31) 0.81 : 100022bc: lwz r5,156(r31) 0.40 : 100022c0: lwz r6,160(r31) 0.00 : 100022c4: lwz r7,164(r31) 0.00 : 100022c8: bl 10001b20 <__event_get_size__sample_component___trace1> 0.40 : 100022cc: stw r3,28(r31) 0.40 : 100022d0: lwz r3,156(r31) 0.00 : 100022d4: lwz r4,160(r31) 0.81 : 100022d8: lwz r5,164(r31) 0.00 : 100022dc: bl 10001f98 <__event_get_align__sample_component___trace1> 0.40 : 100022e0: stw r3,32(r31) 0.40 : 100022e4: lwz r0,20(r31) 0.00 : 100022e8: mr r9,r0 2.02 : 100022ec: lwz r11,0(r9) 0.00 : 100022f0: lwz r9,32(r31) 0.81 : 100022f4: lwz r0,20(r31) 0.00 : 100022f8: mr r10,r0 1.21 : 100022fc: lwz r0,44(r10) 0.00 : 10002300: addi r10,r31,40 0.00 : 10002304: mr r3,r10 0.00 : 10002308: mr r4,r11 1.61 : 1000230c: lwz r5,16(r31) 0.00 : 10002310: lwz r6,28(r31) 0.00 : 10002314: mr r7,r9 0.00 : 10002318: li r8,-1 0.00 : 1000231c: mr r9,r0 0.00 : 10002320: bl 10001948 0.40 : 10002324: lwz r0,20(r31) 0.00 : 10002328: mr r9,r0 2.42 : 1000232c: lwz r0,36(r9) 0.00 : 10002330: mr r10,r0 3.63 : 10002334: lwz r0,16(r10) 0.81 : 10002338: lwz r9,16(r31) 1.21 : 1000233c: lwz r9,0(r9) 0.00 : 10002340: addi r11,r31,40 0.00 : 10002344: mr r3,r11 0.00 : 10002348: mr r4,r9 0.00 : 1000234c: mtctr r0 0.81 : 10002350: bctrl 3.63 : 10002354: stw r3,36(r31) 0.00 : 10002358: lwz r0,36(r31) 0.00 : 1000235c: cmpwi cr7,r0,0 2.42 : 10002360: blt- cr7,10002480 <__event_probe__sample_component___trace1+0x3d0> 0.00 : 10002364: addi r0,r31,40 0.00 : 10002368: mr r3,r0 0.00 : 1000236c: li r4,1 0.00 : 10002370: bl 10001a44 0.00 : 10002374: lwz r0,20(r31) 0.00 : 10002378: mr r9,r0 0.00 : 1000237c: lwz r0,36(r9) 0.40 : 10002380: mr r10,r0 3.23 : 10002384: lwz r0,24(r10) 0.81 : 10002388: lwz r9,24(r31) 0.00 : 1000238c: rlwinm r9,r9,2,0,29 0.00 : 10002390: addi r11,r31,8 0.00 : 10002394: add r9,r11,r9 0.00 : 10002398: addi r9,r9,112 0.81 : 1000239c: lwz r9,0(r9) 0.81 : 100023a0: lwz r11,24(r31) 0.00 : 100023a4: addi r11,r11,1 0.81 : 100023a8: stw r11,24(r31) 0.00 : 100023ac: addi r11,r31,40 0.00 : 100023b0: mr r3,r11 0.81 : 100023b4: lwz r4,156(r31) 0.00 : 100023b8: mr r5,r9 0.00 : 100023bc: mtctr r0 0.81 : 100023c0: bctrl 1.21 : 100023c4: lwz r0,160(r31) 0.00 : 100023c8: stw r0,144(r31) 0.00 : 100023cc: addi r0,r31,40 0.00 : 100023d0: mr r3,r0 0.00 : 100023d4: li r4,1 0.00 : 100023d8: bl 10001a44 0.81 : 100023dc: lwz r0,20(r31) 0.00 : 100023e0: mr r9,r0 0.81 : 100023e4: lwz r0,36(r9) 0.00 : 100023e8: mr r10,r0 0.00 : 100023ec: lwz r0,24(r10) 0.00 : 100023f0: addi r9,r31,40 0.00 : 100023f4: addi r11,r31,144 0.00 : 100023f8: mr r3,r9 0.00 : 100023fc: mr r9,r11 1.21 : 10002400: mr r4,r9 0.00 : 10002404: li r5,4 0.00 : 10002408: mtctr r0 1.21 : 1000240c: bctrl 2.42 : 10002410: lwz r0,164(r31) 0.00 : 10002414: stw r0,148(r31) 0.00 : 10002418: addi r0,r31,40 0.00 : 1000241c: mr r3,r0 0.00 : 10002420: li r4,1 0.40 : 10002424: bl 10001a44 1.61 : 10002428: lwz r0,20(r31) 0.00 : 1000242c: mr r9,r0 0.81 : 10002430: lwz r0,36(r9) 0.00 : 10002434: mr r10,r0 3.63 : 10002438: lwz r0,24(r10) 0.00 : 1000243c: addi r9,r31,40 0.00 : 10002440: addi r11,r31,148 0.00 : 10002444: mr r3,r9 0.00 : 10002448: mr r9,r11 1.21 : 1000244c: mr r4,r9 0.00 : 10002450: li r5,4 0.00 : 10002454: mtctr r0 0.00 : 10002458: bctrl 3.23 : 1000245c: lwz r0,20(r31) 0.00 : 10002460: mr r9,r0 2.42 : 10002464: lwz r0,36(r9) 0.00 : 10002468: mr r10,r0 3.63 : 1000246c: lwz r0,20(r10) 0.00 : 10002470: addi r9,r31,40 0.00 : 10002474: mr r3,r9 0.00 : 10002478: mtctr r0 1.61 : 1000247c: bctrl 2.42 : 10002480: addi r11,r31,176 1.21 : 10002484: lwz r0,4(r11) 0.00 : 10002488: mtlr r0 0.00 : 1000248c: lwz r31,-4(r11) 0.00 : 10002490: mr r1,r11 0.81 : 10002494: blr Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 0008f320 : 20.47 : 8f320: stwu r1,-32(r1) 0.00 : 8f324: cmplwi cr7,r5,15 0.00 : 8f328: mflr r0 0.00 : 8f32c: bcl- 20,4*cr7+so,8f330 2.36 : 8f330: stw r30,24(r1) 0.00 : 8f334: mflr r30 0.00 : 8f338: addis r30,r30,14 0.00 : 8f33c: stw r27,12(r1) 0.00 : 8f340: addi r30,r30,31940 0.79 : 8f344: stw r28,16(r1) 0.00 : 8f348: mr r27,r5 0.00 : 8f34c: mr r28,r3 4.72 : 8f350: stw r29,20(r1) 0.00 : 8f354: mr r29,r3 2.36 : 8f358: stw r31,28(r1) 0.00 : 8f35c: mr r31,r4 2.36 : 8f360: stw r0,36(r1) 0.00 : 8f364: ble- cr7,8f3c4 3.15 : 8f368: neg r0,r3 2.36 : 8f36c: clrlwi r0,r0,30 0.00 : 8f370: cmpwi cr7,r0,0 0.00 : 8f374: subf r27,r0,r5 2.36 : 8f378: beq- cr7,8f39c 0.00 : 8f37c: mtctr r0 0.00 : 8f380: li r29,0 2.36 : 8f384: lbzx r0,r4,r29 1.57 : 8f388: stbx r0,r28,r29 0.00 : 8f38c: addi r29,r29,1 0.00 : 8f390: bdnz+ 8f384 4.72 : 8f394: add r31,r4,r29 0.00 : 8f398: add r29,r28,r29 0.00 : 8f39c: andi. r0,r31,3 0.00 : 8f3a0: mr r3,r29 0.00 : 8f3a4: mr r4,r31 0.00 : 8f3a8: rlwinm r5,r27,30,2,31 0.00 : 8f3ac: beq- 8f40c 0.00 : 8f3b0: bl 8f55c 0.00 : 8f3b4: rlwinm r0,r27,0,0,29 0.79 : 8f3b8: add r31,r31,r0 0.00 : 8f3bc: add r29,r29,r0 0.79 : 8f3c0: clrlwi r27,r27,30 0.00 : 8f3c4: cmpwi cr7,r27,0 4.72 : 8f3c8: beq- cr7,8f3e4 0.00 : 8f3cc: mtctr r27 0.00 : 8f3d0: li r9,0 11.02 : 8f3d4: lbzx r0,r9,r31 7.87 : 8f3d8: stbx r0,r9,r29 0.00 : 8f3dc: addi r9,r9,1 0.00 : 8f3e0: bdnz+ 8f3d4 16.54 : 8f3e4: lwz r0,36(r1) 0.00 : 8f3e8: mr r3,r28 2.36 : 8f3ec: lwz r27,12(r1) 0.00 : 8f3f0: mtlr r0 0.79 : 8f3f4: lwz r28,16(r1) 0.79 : 8f3f8: lwz r29,20(r1) 0.79 : 8f3fc: lwz r30,24(r1) 2.36 : 8f400: lwz r31,28(r1) 0.00 : 8f404: addi r1,r1,32 0.00 : 8f408: blr 0.79 : 8f40c: bl 8f414 0.79 : 8f410: b 8f3b4 Percent | Source code & Disassembly of liblttng-ust-tracepoint.so.0.0.0 ------------------------------------------------ : : : : Disassembly of section .text: : : 00002ab4 : 5.79 : 2ab4: stwu r1,-16(r1) 0.00 : 2ab8: mflr r0 0.00 : 2abc: bcl- 20,4*cr7+so,2ac0 2.48 : 2ac0: stw r30,8(r1) 0.00 : 2ac4: mflr r30 0.83 : 2ac8: bcl- 20,4*cr7+so,2ad0 0.00 : 2acc: .long 0x10d14 0.00 : 2ad0: mflr r9 0.83 : 2ad4: stw r31,12(r1) 0.00 : 2ad8: stw r0,20(r1) 0.00 : 2adc: addis r30,r30,2 3.31 : 2ae0: lwz r31,0(r9) 0.00 : 2ae4: addi r30,r30,-29760 0.00 : 2ae8: add r31,r9,r31 0.00 : 2aec: addi r3,r31,-12 0.00 : 2af0: bl 2ce0 3.31 : 2af4: lwz r0,0(r3) 0.00 : 2af8: cmpwi cr7,r0,0 3.31 : 2afc: beq- cr7,2b44 0.00 : 2b00: addi r3,r31,-12 0.00 : 2b04: bl 2ce0 5.79 : 2b08: lwz r9,0(r3) 5.79 : 2b0c: lwz r11,0(r9) 0.00 : 2b10: clrlwi r0,r11,16 0.00 : 2b14: cmpwi cr7,r0,0 3.31 : 2b18: bne- cr7,2b4c 0.00 : 2b1c: lwz r11,-32684(r30) 0.83 : 2b20: lwz r0,0(r11) 0.00 : 2b24: stw r0,0(r9) 2.48 : 2b28: sync 57.85 : 2b2c: lwz r0,20(r1) 0.00 : 2b30: lwz r30,8(r1) 1.65 : 2b34: lwz r31,12(r1) 0.00 : 2b38: addi r1,r1,16 0.00 : 2b3c: mtlr r0 2.48 : 2b40: blr 0.00 : 2b44: bl 2d40 0.00 : 2b48: b 2b00 0.00 : 2b4c: addi r11,r11,1 0.00 : 2b50: stw r11,0(r9) 0.00 : 2b54: b 2b2c Percent | Source code & Disassembly of liblttng-ust-tracepoint.so.0.0.0 ------------------------------------------------ : : : : Disassembly of section .text: : : 00002b58 : 14.05 : 2b58: stwu r1,-16(r1) 0.00 : 2b5c: mflr r0 0.00 : 2b60: bcl- 20,4*cr7+so,2b64 3.31 : 2b64: stw r30,8(r1) 0.00 : 2b68: mflr r30 0.83 : 2b6c: stw r0,20(r1) 0.00 : 2b70: addis r30,r30,2 0.00 : 2b74: addi r30,r30,-29924 3.31 : 2b78: sync 47.11 : 2b7c: bcl- 20,4*cr7+so,2b84 0.00 : 2b80: .long 0x10c60 0.00 : 2b84: mflr r9 9.92 : 2b88: lwz r0,0(r9) 0.00 : 2b8c: add r9,r9,r0 0.00 : 2b90: addi r3,r9,-12 0.00 : 2b94: bl 2ce0 4.13 : 2b98: lwz r9,0(r3) 8.26 : 2b9c: lwz r11,0(r9) 0.00 : 2ba0: addi r0,r11,-1 0.00 : 2ba4: stw r0,0(r9) 4.96 : 2ba8: lwz r0,20(r1) 0.83 : 2bac: lwz r30,8(r1) 0.00 : 2bb0: addi r1,r1,16 0.00 : 2bb4: mtlr r0 3.31 : 2bb8: blr Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 000d7f18 : 8.77 : d7f18: stwu r1,-32(r1) 0.00 : d7f1c: mflr r12 1.75 : d7f20: bcl- 20,4*cr7+so,d7f24 0.88 : d7f24: li r0,302 3.51 : d7f28: stw r30,24(r1) 0.00 : d7f2c: mflr r30 0.00 : d7f30: addi r3,r1,8 0.00 : d7f34: mtlr r12 0.00 : d7f38: addis r30,r30,10 0.88 : d7f3c: addi r30,r30,-3888 0.00 : d7f40: li r4,0 0.00 : d7f44: li r5,0 0.88 : d7f48: sc 71.05 : d7f4c: mfcr r0 0.00 : d7f50: andis. r9,r0,4096 5.26 : d7f54: bne- d7f74 0.00 : d7f58: cmpwi cr7,r3,-1 0.00 : d7f5c: li r3,-1 0.00 : d7f60: beq- cr7,d7f68 7.02 : d7f64: lwz r3,8(r1) 0.00 : d7f68: lwz r30,24(r1) 0.00 : d7f6c: addi r1,r1,32 0.00 : d7f70: blr 0.00 : d7f74: lwz r9,-736(r30) 0.00 : d7f78: add r9,r9,r2 0.00 : d7f7c: stw r3,0(r9) 0.00 : d7f80: li r3,-1 0.00 : d7f84: b d7f68 Percent | Source code & Disassembly of ltt-test-2.1.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 10000c70 <__tracepoint_cb_sample_component___trace1>: 0.00 : 10000c70: stwu r1,-48(r1) 0.00 : 10000c74: mflr r0 2.91 : 10000c78: stw r0,52(r1) 0.00 : 10000c7c: stw r31,44(r1) 0.00 : 10000c80: mr r31,r1 4.85 : 10000c84: stw r3,24(r31) 0.00 : 10000c88: stw r4,28(r31) 0.00 : 10000c8c: stw r5,32(r31) 0.00 : 10000c90: lis r0,4097 0.00 : 10000c94: addic r0,r0,19700 0.00 : 10000c98: mr r9,r0 0.97 : 10000c9c: lwz r0,12(r9) 0.00 : 10000ca0: cmpwi cr7,r0,0 5.83 : 10000ca4: beq- cr7,10000d78 <__tracepoint_cb_sample_component___trace1+0x108> 0.00 : 10000ca8: lis r0,4097 0.00 : 10000cac: addic r0,r0,19700 0.00 : 10000cb0: mr r9,r0 1.94 : 10000cb4: lwz r0,12(r9) 0.00 : 10000cb8: mtctr r0 2.91 : 10000cbc: bctrl 4.85 : 10000cc0: lis r0,4097 0.00 : 10000cc4: addic r0,r0,19700 0.00 : 10000cc8: mr r9,r0 3.88 : 10000ccc: lwz r0,20(r9) 0.00 : 10000cd0: lis r9,4097 0.00 : 10000cd4: addi r9,r9,19520 0.00 : 10000cd8: lwz r9,8(r9) 0.00 : 10000cdc: mr r3,r9 0.00 : 10000ce0: mtctr r0 1.94 : 10000ce4: bctrl 1.94 : 10000ce8: stw r3,8(r31) 0.97 : 10000cec: lwz r0,8(r31) 0.00 : 10000cf0: cmpwi cr7,r0,0 0.00 : 10000cf4: mfcr r0 0.00 : 10000cf8: rlwinm r0,r0,31,31,31 0.00 : 10000cfc: cmpwi cr7,r0,0 6.80 : 10000d00: bne- cr7,10000d60 <__tracepoint_cb_sample_component___trace1+0xf0> 0.00 : 10000d04: lwz r0,8(r31) 0.00 : 10000d08: mr r9,r0 10.68 : 10000d0c: lwz r0,0(r9) 0.00 : 10000d10: stw r0,12(r31) 1.94 : 10000d14: lwz r0,8(r31) 0.00 : 10000d18: mr r9,r0 3.88 : 10000d1c: lwz r0,4(r9) 1.94 : 10000d20: stw r0,16(r31) 0.00 : 10000d24: lwz r0,12(r31) 0.97 : 10000d28: lwz r3,16(r31) 4.85 : 10000d2c: lwz r4,24(r31) 0.00 : 10000d30: lwz r5,28(r31) 0.97 : 10000d34: lwz r6,32(r31) 0.00 : 10000d38: mtctr r0 0.00 : 10000d3c: bctrl 12.62 : 10000d40: lwz r0,8(r31) 0.00 : 10000d44: addic r0,r0,8 0.97 : 10000d48: stw r0,8(r31) 2.91 : 10000d4c: lwz r0,8(r31) 0.00 : 10000d50: mr r9,r0 4.85 : 10000d54: lwz r0,0(r9) 0.00 : 10000d58: cmpwi cr7,r0,0 2.91 : 10000d5c: bne+ cr7,10000d04 <__tracepoint_cb_sample_component___trace1+0x94> 0.00 : 10000d60: lis r0,4097 0.00 : 10000d64: addic r0,r0,19700 0.00 : 10000d68: mr r9,r0 3.88 : 10000d6c: lwz r0,16(r9) 0.00 : 10000d70: mtctr r0 1.94 : 10000d74: bctrl 0.97 : 10000d78: addi r11,r31,48 1.94 : 10000d7c: lwz r0,4(r11) 0.00 : 10000d80: mtlr r0 0.97 : 10000d84: lwz r31,-4(r11) 0.00 : 10000d88: mr r1,r11 0.97 : 10000d8c: blr Percent | Source code & Disassembly of liburcu-bp.so.1.0.0 ------------------------------------------------ : : : : Disassembly of section .text: : : 000017bc : 10.00 : 17bc: stwu r1,-16(r1) 0.00 : 17c0: mflr r0 3.33 : 17c4: bcl- 20,4*cr7+so,17c8 2.22 : 17c8: stw r30,8(r1) 0.00 : 17cc: mflr r30 1.11 : 17d0: stw r0,20(r1) 0.00 : 17d4: addis r30,r30,2 0.00 : 17d8: addi r30,r30,-20460 5.56 : 17dc: sync 54.44 : 17e0: bcl- 20,4*cr7+so,17e8 0.00 : 17e4: .long 0x13164 0.00 : 17e8: mflr r9 5.56 : 17ec: lwz r0,0(r9) 0.00 : 17f0: add r9,r9,r0 0.00 : 17f4: addi r3,r9,-20 0.00 : 17f8: bl 3fe0 4.44 : 17fc: lwz r9,0(r3) 1.11 : 1800: lwz r11,0(r9) 0.00 : 1804: addi r0,r11,-1 1.11 : 1808: stw r0,0(r9) 7.78 : 180c: lwz r0,20(r1) 0.00 : 1810: lwz r30,8(r1) 0.00 : 1814: addi r1,r1,16 0.00 : 1818: mtlr r0 3.33 : 181c: blr Percent | Source code & Disassembly of ltt-test-2.1.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 10001a44 : 12.66 : 10001a44: stwu r1,-32(r1) 0.00 : 10001a48: mflr r0 8.86 : 10001a4c: stw r0,36(r1) 1.27 : 10001a50: stw r30,24(r1) 3.80 : 10001a54: stw r31,28(r1) 0.00 : 10001a58: mr r31,r1 6.33 : 10001a5c: stw r3,8(r31) 3.80 : 10001a60: stw r4,12(r31) 1.27 : 10001a64: lwz r0,8(r31) 0.00 : 10001a68: mr r9,r0 17.72 : 10001a6c: lwz r30,32(r9) 2.53 : 10001a70: lwz r0,8(r31) 0.00 : 10001a74: mr r11,r0 12.66 : 10001a78: lwz r0,32(r11) 0.00 : 10001a7c: mr r3,r0 0.00 : 10001a80: lwz r4,12(r31) 0.00 : 10001a84: bl 10001a18 0.00 : 10001a88: mr r0,r3 0.00 : 10001a8c: add r9,r30,r0 8.86 : 10001a90: lwz r0,8(r31) 0.00 : 10001a94: mr r11,r0 11.39 : 10001a98: stw r9,32(r11) 0.00 : 10001a9c: addi r11,r31,32 2.53 : 10001aa0: lwz r0,4(r11) 0.00 : 10001aa4: mtlr r0 1.27 : 10001aa8: lwz r30,-8(r11) 1.27 : 10001aac: lwz r31,-4(r11) 0.00 : 10001ab0: mr r1,r11 3.80 : 10001ab4: blr Percent | Source code & Disassembly of liburcu-bp.so.1.0.0 ------------------------------------------------ : : : : Disassembly of section .text: : : 00002830 : 21.13 : 2830: stwu r1,-16(r1) 0.00 : 2834: mflr r0 0.00 : 2838: bcl- 20,4*cr7+so,283c 1.41 : 283c: stw r30,8(r1) 0.00 : 2840: mflr r30 1.41 : 2844: bcl- 20,4*cr7+so,284c 0.00 : 2848: .long 0x12100 0.00 : 284c: mflr r9 0.00 : 2850: stw r31,12(r1) 1.41 : 2854: stw r0,20(r1) 0.00 : 2858: addis r30,r30,2 2.82 : 285c: lwz r31,0(r9) 2.82 : 2860: addi r30,r30,-24672 0.00 : 2864: add r31,r9,r31 0.00 : 2868: addi r3,r31,-20 0.00 : 286c: bl 3fe0 11.27 : 2870: lwz r0,0(r3) 0.00 : 2874: cmpwi cr7,r0,0 4.23 : 2878: beq- cr7,28c0 0.00 : 287c: addi r3,r31,-20 0.00 : 2880: bl 3fe0 15.49 : 2884: lwz r9,0(r3) 12.68 : 2888: lwz r11,0(r9) 0.00 : 288c: clrlwi r0,r11,16 0.00 : 2890: cmpwi cr7,r0,0 8.45 : 2894: bne- cr7,28c8 0.00 : 2898: lwz r11,-32716(r30) 0.00 : 289c: lwz r0,0(r11) 0.00 : 28a0: stw r0,0(r9) 0.00 : 28a4: sync 7.04 : 28a8: lwz r0,20(r1) 1.41 : 28ac: lwz r30,8(r1) 1.41 : 28b0: lwz r31,12(r1) 0.00 : 28b4: addi r1,r1,16 0.00 : 28b8: mtlr r0 5.63 : 28bc: blr 0.00 : 28c0: bl 40a0 0.00 : 28c4: b 287c 1.41 : 28c8: addi r11,r11,1 0.00 : 28cc: stw r11,0(r9) 0.00 : 28d0: b 28a8 Percent | Source code & Disassembly of ltt-test-2.1.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 10001b20 <__event_get_size__sample_component___trace1>: 1.69 : 10001b20: stwu r1,-64(r1) 0.00 : 10001b24: mflr r0 5.08 : 10001b28: stw r0,68(r1) 0.00 : 10001b2c: stw r30,56(r1) 1.69 : 10001b30: stw r31,60(r1) 0.00 : 10001b34: mr r31,r1 1.69 : 10001b38: stw r3,24(r31) 0.00 : 10001b3c: stw r4,28(r31) 0.00 : 10001b40: stw r5,32(r31) 1.69 : 10001b44: stw r6,36(r31) 0.00 : 10001b48: stw r7,40(r31) 0.00 : 10001b4c: li r0,0 1.69 : 10001b50: stw r0,8(r31) 0.00 : 10001b54: li r0,0 1.69 : 10001b58: stw r0,12(r31) 5.08 : 10001b5c: lwz r0,12(r31) 0.00 : 10001b60: rlwinm r0,r0,2,0,29 0.00 : 10001b64: lwz r9,24(r31) 0.00 : 10001b68: add r30,r9,r0 6.78 : 10001b6c: lwz r3,32(r31) 0.00 : 10001b70: bl 100034d0 0.00 : 10001b74: mr r0,r3 0.00 : 10001b78: addic r0,r0,1 10.17 : 10001b7c: stw r0,0(r30) 3.39 : 10001b80: lwz r0,0(r30) 3.39 : 10001b84: lwz r9,8(r31) 0.00 : 10001b88: add r0,r9,r0 0.00 : 10001b8c: stw r0,8(r31) 1.69 : 10001b90: lwz r0,12(r31) 0.00 : 10001b94: addic r0,r0,1 0.00 : 10001b98: stw r0,12(r31) 5.08 : 10001b9c: lwz r3,8(r31) 0.00 : 10001ba0: li r4,1 0.00 : 10001ba4: bl 10001a18 0.00 : 10001ba8: mr r0,r3 6.78 : 10001bac: lwz r9,8(r31) 0.00 : 10001bb0: add r0,r9,r0 0.00 : 10001bb4: stw r0,8(r31) 5.08 : 10001bb8: lwz r0,8(r31) 0.00 : 10001bbc: addic r0,r0,4 6.78 : 10001bc0: stw r0,8(r31) 0.00 : 10001bc4: lwz r3,8(r31) 0.00 : 10001bc8: li r4,1 0.00 : 10001bcc: bl 10001a18 0.00 : 10001bd0: mr r0,r3 5.08 : 10001bd4: lwz r9,8(r31) 0.00 : 10001bd8: add r0,r9,r0 0.00 : 10001bdc: stw r0,8(r31) 5.08 : 10001be0: lwz r0,8(r31) 0.00 : 10001be4: addic r0,r0,4 1.69 : 10001be8: stw r0,8(r31) 3.39 : 10001bec: lwz r0,8(r31) 0.00 : 10001bf0: mr r3,r0 0.00 : 10001bf4: addi r11,r31,64 11.86 : 10001bf8: lwz r0,4(r11) 0.00 : 10001bfc: mtlr r0 0.00 : 10001c00: lwz r30,-8(r11) 0.00 : 10001c04: lwz r31,-4(r11) 0.00 : 10001c08: mr r1,r11 3.39 : 10001c0c: blr Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 0008cdd8 : 31.58 : 8cdd8: rlwinm r4,r3,0,0,29 0.00 : 8cddc: lis r7,32639 1.75 : 8cde0: rlwinm r5,r3,3,27,28 5.26 : 8cde4: lwz r8,0(r4) 0.00 : 8cde8: li r9,-1 0.00 : 8cdec: addi r7,r7,32639 0.00 : 8cdf0: srw r9,r9,r5 0.00 : 8cdf4: and r0,r7,r8 0.00 : 8cdf8: or r10,r7,r8 0.00 : 8cdfc: add r0,r0,r7 0.00 : 8ce00: nor r0,r10,r0 0.00 : 8ce04: and. r8,r0,r9 7.02 : 8ce08: mtcrf 1,r3 8.77 : 8ce0c: bne- 8ce7c 0.00 : 8ce10: lis r6,-257 0.00 : 8ce14: addi r6,r6,-257 0.00 : 8ce18: bgt- cr7,8ce34 0.00 : 8ce1c: lwzu r8,4(r4) 0.00 : 8ce20: and r0,r7,r8 0.00 : 8ce24: or r10,r7,r8 0.00 : 8ce28: add r0,r0,r7 0.00 : 8ce2c: nor. r8,r10,r0 0.00 : 8ce30: bne- 8ce7c 5.26 : 8ce34: lwz r8,4(r4) 0.00 : 8ce38: lwzu r9,8(r4) 0.00 : 8ce3c: add r0,r6,r8 0.00 : 8ce40: nor r10,r7,r8 3.51 : 8ce44: and. r0,r0,r10 0.00 : 8ce48: add r11,r6,r9 0.00 : 8ce4c: nor r12,r7,r9 10.53 : 8ce50: bne- 8ce6c 0.00 : 8ce54: and. r0,r11,r12 19.30 : 8ce58: beq+ 8ce34 0.00 : 8ce5c: and r0,r7,r9 0.00 : 8ce60: add r0,r0,r7 0.00 : 8ce64: andc r8,r12,r0 3.51 : 8ce68: b 8ce7c 0.00 : 8ce6c: and r0,r7,r8 0.00 : 8ce70: addi r4,r4,-4 0.00 : 8ce74: add r0,r0,r7 0.00 : 8ce78: andc r8,r10,r0 0.00 : 8ce7c: cntlzw r11,r8 0.00 : 8ce80: subf r0,r3,r4 0.00 : 8ce84: rlwinm r11,r11,29,3,31 0.00 : 8ce88: add r3,r0,r11 3.51 : 8ce8c: blr Percent | Source code & Disassembly of librt-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 00004494 : 24.39 : 4494: stwu r1,-32(r1) 0.00 : 4498: mflr r0 0.00 : 449c: bcl- 20,4*cr7+so,44a0 4.88 : 44a0: stw r30,24(r1) 0.00 : 44a4: mflr r30 0.00 : 44a8: addis r30,r30,1 9.76 : 44ac: stw r0,36(r1) 0.00 : 44b0: addi r30,r30,15188 12.20 : 44b4: lwz r9,-24(r30) 2.44 : 44b8: stw r29,20(r1) 0.00 : 44bc: mr r29,r4 12.20 : 44c0: lwz r0,0(r9) 2.44 : 44c4: stw r31,28(r1) 0.00 : 44c8: mr r31,r3 0.00 : 44cc: cmpwi cr7,r0,0 2.44 : 44d0: beq- cr7,4514 0.00 : 44d4: mtctr r0 2.44 : 44d8: bctrl 7.32 : 44dc: mfcr r0 4.88 : 44e0: andis. r9,r0,4096 0.00 : 44e4: mr r0,r3 9.76 : 44e8: bne- 450c 0.00 : 44ec: mr r3,r0 4.88 : 44f0: lwz r0,36(r1) 0.00 : 44f4: lwz r29,20(r1) 0.00 : 44f8: mtlr r0 0.00 : 44fc: lwz r30,24(r1) 0.00 : 4500: lwz r31,28(r1) 0.00 : 4504: addi r1,r1,32 0.00 : 4508: blr 0.00 : 450c: cmpwi cr7,r3,38 0.00 : 4510: bne+ cr7,4534 0.00 : 4514: li r0,246 0.00 : 4518: mr r3,r31 0.00 : 451c: mr r4,r29 0.00 : 4520: sc 0.00 : 4524: mfcr r0 0.00 : 4528: andis. r9,r0,4096 0.00 : 452c: mr r0,r3 0.00 : 4530: beq+ 44ec 0.00 : 4534: lwz r9,-48(r30) 0.00 : 4538: add r9,r9,r2 0.00 : 453c: stw r3,0(r9) 0.00 : 4540: li r0,-1 0.00 : 4544: b 44ec Percent | Source code & Disassembly of ltt-test-2.1.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 10001948 : 5.00 : 10001948: stwu r1,-48(r1) 0.00 : 1000194c: mflr r0 0.00 : 10001950: stw r0,52(r1) 7.50 : 10001954: stw r31,44(r1) 0.00 : 10001958: mr r31,r1 0.00 : 1000195c: stw r3,8(r31) 0.00 : 10001960: stw r4,12(r31) 0.00 : 10001964: stw r5,16(r31) 2.50 : 10001968: stw r6,20(r31) 0.00 : 1000196c: stw r7,24(r31) 0.00 : 10001970: stw r8,28(r31) 5.00 : 10001974: stw r9,32(r31) 0.00 : 10001978: lwz r0,8(r31) 2.50 : 1000197c: lwz r9,12(r31) 0.00 : 10001980: mr r11,r0 12.50 : 10001984: stw r9,0(r11) 0.00 : 10001988: lwz r0,8(r31) 2.50 : 1000198c: lwz r9,16(r31) 0.00 : 10001990: mr r11,r0 12.50 : 10001994: stw r9,4(r11) 0.00 : 10001998: lwz r0,8(r31) 5.00 : 1000199c: lwz r9,20(r31) 0.00 : 100019a0: mr r11,r0 0.00 : 100019a4: stw r9,12(r11) 0.00 : 100019a8: lwz r0,8(r31) 0.00 : 100019ac: lwz r9,24(r31) 0.00 : 100019b0: mr r11,r0 10.00 : 100019b4: stw r9,16(r11) 0.00 : 100019b8: lwz r0,8(r31) 2.50 : 100019bc: lwz r9,28(r31) 0.00 : 100019c0: mr r11,r0 5.00 : 100019c4: stw r9,20(r11) 0.00 : 100019c8: lwz r0,8(r31) 0.00 : 100019cc: li r9,0 0.00 : 100019d0: mr r11,r0 7.50 : 100019d4: stw r9,48(r11) 0.00 : 100019d8: lwz r0,8(r31) 2.50 : 100019dc: lwz r9,32(r31) 0.00 : 100019e0: mr r11,r0 2.50 : 100019e4: stw r9,8(r11) 0.00 : 100019e8: lwz r0,8(r31) 0.00 : 100019ec: addic r0,r0,52 0.00 : 100019f0: mr r3,r0 0.00 : 100019f4: li r4,0 0.00 : 100019f8: li r5,24 12.50 : 100019fc: bl 10003510 0.00 : 10001a00: addi r11,r31,48 2.50 : 10001a04: lwz r0,4(r11) 0.00 : 10001a08: mtlr r0 0.00 : 10001a0c: lwz r31,-4(r11) 0.00 : 10001a10: mr r1,r11 0.00 : 10001a14: blr Percent | Source code & Disassembly of ltt-test-2.1.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 10001f98 <__event_get_align__sample_component___trace1>: 0.00 : 10001f98: stwu r1,-64(r1) 12.82 : 10001f9c: stw r31,60(r1) 0.00 : 10001fa0: mr r31,r1 5.13 : 10001fa4: stw r3,40(r31) 7.69 : 10001fa8: stw r4,44(r31) 0.00 : 10001fac: stw r5,48(r31) 0.00 : 10001fb0: li r0,1 0.00 : 10001fb4: stw r0,8(r31) 2.56 : 10001fb8: lwz r0,8(r31) 2.56 : 10001fbc: stw r0,12(r31) 0.00 : 10001fc0: li r0,1 7.69 : 10001fc4: stw r0,16(r31) 0.00 : 10001fc8: lwz r9,12(r31) 5.13 : 10001fcc: lwz r0,16(r31) 0.00 : 10001fd0: cmplw cr7,r0,r9 2.56 : 10001fd4: bge- cr7,10001fdc <__event_get_align__sample_component___trace1+0x44> 0.00 : 10001fd8: mr r0,r9 0.00 : 10001fdc: stw r0,8(r31) 0.00 : 10001fe0: lwz r0,8(r31) 7.69 : 10001fe4: stw r0,20(r31) 0.00 : 10001fe8: li r0,1 2.56 : 10001fec: stw r0,24(r31) 0.00 : 10001ff0: lwz r9,20(r31) 12.82 : 10001ff4: lwz r0,24(r31) 0.00 : 10001ff8: cmplw cr7,r0,r9 7.69 : 10001ffc: bge- cr7,10002004 <__event_get_align__sample_component___trace1+0x6c> 0.00 : 10002000: mr r0,r9 0.00 : 10002004: stw r0,8(r31) 0.00 : 10002008: lwz r0,8(r31) 0.00 : 1000200c: mr r3,r0 0.00 : 10002010: addi r11,r31,64 23.08 : 10002014: lwz r31,-4(r11) 0.00 : 10002018: mr r1,r11 0.00 : 1000201c: blr Percent | Source code & Disassembly of ltt-test-2.1.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 10001a18 : 17.65 : 10001a18: stwu r1,-32(r1) 23.53 : 10001a1c: stw r31,28(r1) 0.00 : 10001a20: mr r31,r1 38.24 : 10001a24: stw r3,8(r31) 5.88 : 10001a28: stw r4,12(r31) 0.00 : 10001a2c: li r0,0 0.00 : 10001a30: mr r3,r0 0.00 : 10001a34: addi r11,r31,32 14.71 : 10001a38: lwz r31,-4(r11) 0.00 : 10001a3c: mr r1,r11 0.00 : 10001a40: blr Percent | Source code & Disassembly of ltt-test-2.1.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 100014d0
: 0.00 : 100014d0: stwu r1,-160(r1) 0.00 : 100014d4: mflr r0 0.00 : 100014d8: stw r0,164(r1) 0.00 : 100014dc: stw r24,128(r1) 0.00 : 100014e0: stw r25,132(r1) 0.00 : 100014e4: stw r26,136(r1) 0.00 : 100014e8: stw r27,140(r1) 0.00 : 100014ec: stw r28,144(r1) 0.00 : 100014f0: stw r29,148(r1) 0.00 : 100014f4: stw r30,152(r1) 0.00 : 100014f8: stw r31,156(r1) 0.00 : 100014fc: mr r31,r1 0.00 : 10001500: stw r3,88(r31) 0.00 : 10001504: stw r4,92(r31) 0.00 : 10001508: li r0,1 0.00 : 1000150c: stw r0,20(r31) 0.00 : 10001510: li r0,10 0.00 : 10001514: stw r0,16(r31) 0.00 : 10001518: li r0,1000 0.00 : 1000151c: stw r0,72(r31) 0.00 : 10001520: b 10001680 0.00 : 10001524: lwz r0,24(r31) 0.00 : 10001528: addic r0,r0,-108 0.00 : 1000152c: cmplwi cr7,r0,10 0.00 : 10001530: bgt- cr7,10001638 0.00 : 10001534: rlwinm r9,r0,2,0,29 0.00 : 10001538: lis r0,4096 0.00 : 1000153c: addic r0,r0,15212 0.00 : 10001540: add r0,r9,r0 0.00 : 10001544: mr r8,r0 0.00 : 10001548: lwz r9,0(r8) 0.00 : 1000154c: lis r0,4096 0.00 : 10001550: addic r0,r0,15212 0.00 : 10001554: add r0,r9,r0 0.00 : 10001558: mtctr r0 0.00 : 1000155c: bctr 0.00 : 10001560: lis r0,4097 0.00 : 10001564: mr r8,r0 0.00 : 10001568: lwz r0,19688(r8) 0.00 : 1000156c: mr r3,r0 0.00 : 10001570: bl 10003560 0.00 : 10001574: mr r9,r3 0.00 : 10001578: lis r0,4097 0.00 : 1000157c: mr r11,r0 0.00 : 10001580: stw r9,19724(r11) 0.00 : 10001584: b 10001680 0.00 : 10001588: lis r0,4097 0.00 : 1000158c: mr r8,r0 0.00 : 10001590: lwz r0,19688(r8) 0.00 : 10001594: mr r3,r0 0.00 : 10001598: bl 10003560 0.00 : 1000159c: mr r0,r3 0.00 : 100015a0: stw r0,72(r31) 0.00 : 100015a4: b 10001680 0.00 : 100015a8: lis r0,4097 0.00 : 100015ac: mr r9,r0 0.00 : 100015b0: lwz r0,19688(r9) 0.00 : 100015b4: mr r3,r0 0.00 : 100015b8: bl 10003560 0.00 : 100015bc: stw r3,16(r31) 0.00 : 100015c0: b 10001680 0.00 : 100015c4: li r0,1 0.00 : 100015c8: stw r0,20(r31) 0.00 : 100015cc: b 10001680 0.00 : 100015d0: lis r0,4097 0.00 : 100015d4: mr r11,r0 0.00 : 100015d8: lwz r0,19688(r11) 0.00 : 100015dc: mr r3,r0 0.00 : 100015e0: bl 10003560 0.00 : 100015e4: stw r3,28(r31) 0.00 : 100015e8: addi r0,r31,72 0.00 : 100015ec: lwz r3,28(r31) 0.00 : 100015f0: mr r4,r0 0.00 : 100015f4: li r5,1 0.00 : 100015f8: bl 100012d0 0.00 : 100015fc: li r3,0 0.00 : 10001600: bl 100034c0 0.00 : 10001604: lis r0,4097 0.00 : 10001608: mr r8,r0 0.00 : 1000160c: lwz r0,19688(r8) 0.00 : 10001610: mr r3,r0 0.00 : 10001614: bl 10003560 0.00 : 10001618: stw r3,28(r31) 0.00 : 1000161c: addi r0,r31,72 0.00 : 10001620: lwz r3,28(r31) 0.00 : 10001624: mr r4,r0 0.00 : 10001628: li r5,2 0.00 : 1000162c: bl 100012d0 0.00 : 10001630: li r3,0 0.00 : 10001634: bl 100034c0 0.00 : 10001638: lis r0,4096 0.00 : 1000163c: addic r3,r0,14932 0.00 : 10001640: bl 100034a0 0.00 : 10001644: li r0,0 0.00 : 10001648: mr r3,r0 0.00 : 1000164c: addi r11,r31,160 0.00 : 10001650: lwz r0,4(r11) 0.00 : 10001654: mtlr r0 0.00 : 10001658: lwz r24,-32(r11) 0.00 : 1000165c: lwz r25,-28(r11) 0.00 : 10001660: lwz r26,-24(r11) 0.00 : 10001664: lwz r27,-20(r11) 0.00 : 10001668: lwz r28,-16(r11) 0.00 : 1000166c: lwz r29,-12(r11) 0.00 : 10001670: lwz r30,-8(r11) 0.00 : 10001674: lwz r31,-4(r11) 0.00 : 10001678: mr r1,r11 0.00 : 1000167c: blr 0.00 : 10001680: lwz r3,88(r31) 0.00 : 10001684: lwz r4,92(r31) 0.00 : 10001688: lis r0,4096 0.00 : 1000168c: addic r5,r0,15064 0.00 : 10001690: bl 100034f0 0.00 : 10001694: stw r3,24(r31) 0.00 : 10001698: lwz r9,24(r31) 0.00 : 1000169c: li r0,-1 0.00 : 100016a0: cmpw cr7,r9,r0 0.00 : 100016a4: bne+ cr7,10001524 0.00 : 100016a8: lwz r0,16(r31) 0.00 : 100016ac: cmpwi cr7,r0,0 0.00 : 100016b0: bgt- cr7,100016bc 0.00 : 100016b4: li r0,1 0.00 : 100016b8: stw r0,16(r31) 0.00 : 100016bc: lwz r0,16(r31) 0.00 : 100016c0: rlwinm r0,r0,3,0,28 0.00 : 100016c4: mr r3,r0 0.00 : 100016c8: bl 10003490 0.00 : 100016cc: mr r0,r3 0.00 : 100016d0: stw r0,32(r31) 0.00 : 100016d4: li r3,2 0.00 : 100016d8: bl 10003460 0.00 : 100016dc: lis r0,4096 0.00 : 100016e0: addic r3,r0,15076 0.00 : 100016e4: bl 100034a0 0.00 : 100016e8: li r0,0 0.00 : 100016ec: stw r0,12(r31) 0.00 : 100016f0: b 100018f0 0.00 : 100016f4: addi r0,r31,48 0.00 : 100016f8: li r3,1 0.00 : 100016fc: mr r4,r0 0.00 : 10001700: bl 10003590 0.00 : 10001704: li r0,0 0.00 : 10001708: stw r0,8(r31) 0.00 : 1000170c: b 10001758 0.00 : 10001710: lis r0,4097 0.00 : 10001714: addic r0,r0,19520 0.00 : 10001718: mr r9,r0 7.41 : 1000171c: lwz r0,4(r9) 0.00 : 10001720: cmpwi cr7,r0,0 0.00 : 10001724: mfcr r0 0.00 : 10001728: rlwinm r0,r0,31,31,31 0.00 : 1000172c: xori r0,r0,1 0.00 : 10001730: cmpwi cr7,r0,0 22.22 : 10001734: beq- cr7,1000174c 0.00 : 10001738: lis r0,4096 0.00 : 1000173c: addic r3,r0,15108 0.00 : 10001740: lwz r4,8(r31) 0.00 : 10001744: lwz r5,12(r31) 0.00 : 10001748: bl 10000c70 <__tracepoint_cb_sample_component___trace1> 51.85 : 1000174c: lwz r0,8(r31) 0.00 : 10001750: addic r0,r0,1 7.41 : 10001754: stw r0,8(r31) 0.00 : 10001758: lwz r9,8(r31) 0.00 : 1000175c: lwz r0,72(r31) 0.00 : 10001760: cmplw cr7,r9,r0 11.11 : 10001764: blt+ cr7,10001710 0.00 : 10001768: addi r0,r31,56 0.00 : 1000176c: li r3,1 0.00 : 10001770: mr r4,r0 0.00 : 10001774: bl 10003590 0.00 : 10001778: lwz r0,12(r31) 0.00 : 1000177c: rlwinm r0,r0,3,0,28 0.00 : 10001780: lwz r9,32(r31) 0.00 : 10001784: add r24,r9,r0 0.00 : 10001788: addi r0,r31,96 0.00 : 1000178c: lwz r9,48(r31) 0.00 : 10001790: lwz r10,52(r31) 0.00 : 10001794: stw r9,104(r31) 0.00 : 10001798: stw r10,108(r31) 0.00 : 1000179c: lwz r9,56(r31) 0.00 : 100017a0: lwz r10,60(r31) 0.00 : 100017a4: stw r9,112(r31) 0.00 : 100017a8: stw r10,116(r31) 0.00 : 100017ac: addi r11,r31,104 0.00 : 100017b0: addi r9,r31,112 0.00 : 100017b4: mr r3,r0 0.00 : 100017b8: mr r0,r11 0.00 : 100017bc: mr r4,r0 0.00 : 100017c0: mr r0,r9 0.00 : 100017c4: mr r5,r0 0.00 : 100017c8: bl 10000ea0 0.00 : 100017cc: lwz r9,96(r31) 0.00 : 100017d0: lwz r10,100(r31) 0.00 : 100017d4: stw r9,0(r24) 0.00 : 100017d8: stw r10,4(r24) 0.00 : 100017dc: lwz r0,12(r31) 0.00 : 100017e0: rlwinm r0,r0,3,0,28 0.00 : 100017e4: lwz r9,32(r31) 0.00 : 100017e8: add r0,r9,r0 0.00 : 100017ec: mr r11,r0 0.00 : 100017f0: lwz r0,0(r11) 0.00 : 100017f4: mr r30,r0 0.00 : 100017f8: srawi r0,r0,31 0.00 : 100017fc: mr r29,r0 0.00 : 10001800: lis r0,15258 0.00 : 10001804: ori r0,r0,51712 0.00 : 10001808: mullw r9,r29,r0 0.00 : 1000180c: mulli r0,r30,0 0.00 : 10001810: add r0,r9,r0 0.00 : 10001814: lis r9,15258 0.00 : 10001818: ori r11,r9,51712 0.00 : 1000181c: mulhwu r9,r30,r11 0.00 : 10001820: mullw r10,r30,r11 0.00 : 10001824: add r0,r0,r9 0.00 : 10001828: mr r9,r0 0.00 : 1000182c: lwz r0,12(r31) 0.00 : 10001830: rlwinm r0,r0,3,0,28 0.00 : 10001834: lwz r11,32(r31) 0.00 : 10001838: add r0,r11,r0 0.00 : 1000183c: mr r8,r0 0.00 : 10001840: lwz r0,4(r8) 0.00 : 10001844: mr r28,r0 0.00 : 10001848: srawi r0,r0,31 0.00 : 1000184c: mr r27,r0 0.00 : 10001850: addc r10,r10,r28 0.00 : 10001854: adde r9,r9,r27 0.00 : 10001858: lwz r0,72(r31) 0.00 : 1000185c: mr r26,r0 0.00 : 10001860: li r25,0 0.00 : 10001864: mr r3,r9 0.00 : 10001868: mr r4,r10 0.00 : 1000186c: mr r5,r25 0.00 : 10001870: mr r6,r26 0.00 : 10001874: bl 10002ecc <__divdi3> 0.00 : 10001878: mr r10,r4 0.00 : 1000187c: mr r9,r3 0.00 : 10001880: stw r9,40(r31) 0.00 : 10001884: stw r10,44(r31) 0.00 : 10001888: lis r0,4096 0.00 : 1000188c: addic r10,r0,15144 0.00 : 10001890: lwz r11,72(r31) 0.00 : 10001894: lwz r0,12(r31) 0.00 : 10001898: rlwinm r0,r0,3,0,28 0.00 : 1000189c: lwz r9,32(r31) 0.00 : 100018a0: add r0,r9,r0 0.00 : 100018a4: mr r8,r0 0.00 : 100018a8: lwz r9,0(r8) 0.00 : 100018ac: lwz r0,12(r31) 0.00 : 100018b0: rlwinm r0,r0,3,0,28 0.00 : 100018b4: lwz r8,32(r31) 0.00 : 100018b8: add r0,r8,r0 0.00 : 100018bc: mr r8,r0 0.00 : 100018c0: lwz r0,4(r8) 0.00 : 100018c4: mr r3,r10 0.00 : 100018c8: mr r4,r11 0.00 : 100018cc: mr r5,r9 0.00 : 100018d0: mr r6,r0 0.00 : 100018d4: lwz r7,40(r31) 0.00 : 100018d8: lwz r8,44(r31) 0.00 : 100018dc: crclr 4*cr1+eq 0.00 : 100018e0: bl 10003450 0.00 : 100018e4: lwz r0,12(r31) 0.00 : 100018e8: addic r0,r0,1 0.00 : 100018ec: stw r0,12(r31) 0.00 : 100018f0: lwz r9,12(r31) 0.00 : 100018f4: lwz r0,16(r31) 0.00 : 100018f8: cmpw cr7,r9,r0 0.00 : 100018fc: blt+ cr7,100016f4 0.00 : 10001900: li r3,0 0.00 : 10001904: bl 100034c0 Percent | Source code & Disassembly of liblttng-ust.so.0.0.0 ------------------------------------------------ : : : : Disassembly of section .init: : : 00005ca0 <_init>: 0.00 : 5ca0: stwu r1,-16(r1) 0.00 : 5ca4: mflr r0 0.00 : 5ca8: stw r0,20(r1) 0.00 : 5cac: stw r30,8(r1) 0.00 : 5cb0: bcl- 20,4*cr7+so,5cb4 <_init+0x14> 0.00 : 5cb4: mflr r30 0.00 : 5cb8: addis r30,r30,4 0.00 : 5cbc: addi r30,r30,-11948 0.00 : 5cc0: lwz r0,-12(r30) 0.00 : 5cc4: cmpwi cr7,r0,0 0.00 : 5cc8: beq- cr7,5cd0 <_init+0x30> 0.00 : 5ccc: bl 29430 <_get_num_possible_cpus+0x15e0> 0.00 : 5cd0: bl 8610 0.00 : 5cd4: bl 28664 <_get_num_possible_cpus+0x814> 0.00 : 5cd8: lwz r0,20(r1) 0.00 : 5cdc: mtlr r0 0.00 : 5ce0: lwz r30,8(r1) 0.00 : 5ce4: addi r1,r1,16 0.00 : 5ce8: blr : : Disassembly of section .text: : : 00005cf0 : 0.00 : 5cf0: stwu r1,-32(r1) 0.00 : 5cf4: mflr r0 0.00 : 5cf8: bcl- 20,4*cr7+so,5cfc <_init+0x5c> 0.00 : 5cfc: stw r0,36(r1) 0.00 : 5d00: stw r28,16(r1) 0.00 : 5d04: mr r28,r3 0.00 : 5d08: stw r29,20(r1) 0.00 : 5d0c: stw r30,24(r1) 0.00 : 5d10: mflr r30 0.00 : 5d14: stw r31,28(r1) 0.00 : 5d18: mr r31,r4 0.00 : 5d1c: stw r26,8(r1) 0.00 : 5d20: stw r27,12(r1) 0.00 : 5d24: addis r30,r30,4 0.00 : 5d28: addi r30,r30,18568 0.00 : 5d2c: lwz r26,0(r4) 0.00 : 5d30: lwz r27,0(r3) 0.00 : 5d34: bl 296f0 <_get_num_possible_cpus+0x18a0> 0.00 : 5d38: mr r29,r3 0.00 : 5d3c: rlwinm r0,r26,1,0,30 0.00 : 5d40: cmpw cr7,r3,r0 0.00 : 5d44: bge- cr7,5d4c <_init+0xac> 0.00 : 5d48: mr r29,r0 0.00 : 5d4c: cmpwi cr7,r26,8 0.00 : 5d50: li r3,0 0.00 : 5d54: mr r4,r29 0.00 : 5d58: li r5,3 0.00 : 5d5c: li r6,34 0.00 : 5d60: li r7,-1 0.00 : 5d64: li r8,0 0.00 : 5d68: bne+ cr7,5d94 <_init+0xf4> 0.00 : 5d6c: bl 294c0 <_get_num_possible_cpus+0x1670> 0.00 : 5d70: li r0,-1 0.00 : 5d74: cmpwi cr7,r3,-1 0.00 : 5d78: mr r4,r3 0.00 : 5d7c: stw r3,0(r28) 0.00 : 5d80: beq- cr7,5de4 <_init+0x144> 0.00 : 5d84: lwz r5,0(r31) 0.00 : 5d88: mr r3,r27 0.00 : 5d8c: bl 290e0 <_get_num_possible_cpus+0x1290> 0.00 : 5d90: b 5dc4 <_init+0x124> 0.00 : 5d94: bl 294c0 <_get_num_possible_cpus+0x1670> 0.00 : 5d98: li r0,-1 0.00 : 5d9c: cmpwi cr7,r3,-1 0.00 : 5da0: mr r27,r3 0.00 : 5da4: beq- cr7,5de4 <_init+0x144> 0.00 : 5da8: lwz r4,0(r28) 0.00 : 5dac: lwz r5,0(r31) 0.00 : 5db0: bl 28aa0 <_get_num_possible_cpus+0xc50> 0.00 : 5db4: lwz r3,0(r28) 0.00 : 5db8: lwz r4,0(r31) 0.00 : 5dbc: bl 29d50 <_get_num_possible_cpus+0x1f00> 0.00 : 5dc0: stw r27,0(r28) 0.00 : 5dc4: lwz r0,0(r31) 0.00 : 5dc8: li r4,0 0.00 : 5dcc: lwz r3,0(r28) 0.00 : 5dd0: subf r5,r0,r29 0.00 : 5dd4: add r3,r3,r0 0.00 : 5dd8: bl 298b0 <_get_num_possible_cpus+0x1a60> 0.00 : 5ddc: stw r29,0(r31) 0.00 : 5de0: li r0,0 0.00 : 5de4: mr r3,r0 0.00 : 5de8: lwz r0,36(r1) 0.00 : 5dec: lwz r26,8(r1) 0.00 : 5df0: lwz r27,12(r1) 0.00 : 5df4: lwz r28,16(r1) 0.00 : 5df8: mtlr r0 0.00 : 5dfc: lwz r29,20(r1) 0.00 : 5e00: lwz r30,24(r1) 0.00 : 5e04: lwz r31,28(r1) 0.00 : 5e08: addi r1,r1,32 0.00 : 5e0c: blr 0.00 : 5e10: stwu r1,-112(r1) 0.00 : 5e14: mflr r0 0.00 : 5e18: bcl- 20,4*cr7+so,5e1c <_init+0x17c> 0.00 : 5e1c: li r11,8 0.00 : 5e20: stw r30,104(r1) 0.00 : 5e24: mflr r30 0.00 : 5e28: stw r0,116(r1) 0.00 : 5e2c: addi r9,r1,28 0.00 : 5e30: li r0,0 0.00 : 5e34: stw r22,72(r1) 0.00 : 5e38: stw r23,76(r1) 0.00 : 5e3c: lis r22,3276 0.00 : 5e40: stw r25,84(r1) 0.00 : 5e44: addis r30,r30,4 0.00 : 5e48: addi r25,r1,20 0.00 : 5e4c: lis r23,32767 0.00 : 5e50: stw r17,52(r1) 0.00 : 5e54: addi r30,r30,18280 0.00 : 5e58: stw r18,56(r1) 0.00 : 5e5c: ori r23,r23,65535 0.00 : 5e60: stw r19,60(r1) 0.00 : 5e64: ori r22,r22,52428 0.00 : 5e68: stw r20,64(r1) 0.00 : 5e6c: li r17,5 0.00 : 5e70: stw r21,68(r1) 0.00 : 5e74: li r18,26 0.00 : 5e78: stw r24,80(r1) 0.00 : 5e7c: li r21,4 0.00 : 5e80: stw r26,88(r1) 0.00 : 5e84: li r24,1 0.00 : 5e88: stw r27,92(r1) 0.00 : 5e8c: mr r26,r3 0.00 : 5e90: stw r28,96(r1) 0.00 : 5e94: mr r27,r6 0.00 : 5e98: stw r29,100(r1) 0.00 : 5e9c: mr r28,r5 0.00 : 5ea0: stw r31,108(r1) 0.00 : 5ea4: mr r29,r4 0.00 : 5ea8: stw r14,40(r1) 0.00 : 5eac: li r31,0 0.00 : 5eb0: stw r15,44(r1) 0.00 : 5eb4: li r19,2 0.00 : 5eb8: stw r16,48(r1) 0.00 : 5ebc: li r20,8 0.00 : 5ec0: stw r9,16(r1) 0.00 : 5ec4: stw r11,12(r1) 0.00 : 5ec8: stw r0,28(r1) 0.00 : 5ecc: stw r0,32(r1) 0.00 : 5ed0: stw r0,20(r1) 0.00 : 5ed4: stw r0,4(r25) 0.00 : 5ed8: b 5ef0 <_init+0x250> 0.00 : 5edc: lwz r0,8(r1) 0.00 : 5ee0: add r26,r26,r3 0.00 : 5ee4: li r15,0 0.00 : 5ee8: cmpwi cr7,r0,37 0.00 : 5eec: beq- cr7,5f18 <_init+0x278> 0.00 : 5ef0: bl 290f0 <_get_num_possible_cpus+0x12a0> 0.00 : 5ef4: mr r4,r26 0.00 : 5ef8: mr r6,r25 0.00 : 5efc: mr r5,r3 0.00 : 5f00: addi r3,r1,8 0.00 : 5f04: bl 29d60 <_get_num_possible_cpus+0x1f10> 0.00 : 5f08: cmpwi r3,0 0.00 : 5f0c: bgt- 5edc <_init+0x23c> 0.00 : 5f10: b 6754 <_init+0xab4> 0.00 : 5f14: mr r24,r0 0.00 : 5f18: lbz r9,0(r26) 0.00 : 5f1c: addi r26,r26,1 0.00 : 5f20: cmpwi cr7,r9,100 0.00 : 5f24: beq- cr7,6290 <_init+0x5f0> 0.00 : 5f28: bgt- cr7,5fc8 <_init+0x328> 0.00 : 5f2c: cmpwi cr7,r9,57 0.00 : 5f30: bgt- cr7,5f94 <_init+0x2f4> 0.00 : 5f34: cmpwi cr7,r9,49 0.00 : 5f38: li r0,0 0.00 : 5f3c: bge- cr7,61e0 <_init+0x540> 0.00 : 5f40: cmpwi cr7,r9,43 0.00 : 5f44: beq+ cr7,5f18 <_init+0x278> 0.00 : 5f48: bgt- cr7,5f78 <_init+0x2d8> 0.00 : 5f4c: cmpwi cr7,r9,35 0.00 : 5f50: beq+ cr7,5f18 <_init+0x278> 0.00 : 5f54: bgt- cr7,5f64 <_init+0x2c4> 0.00 : 5f58: cmpwi cr7,r9,32 0.00 : 5f5c: bne+ cr7,674c <_init+0xaac> 0.00 : 5f60: b 5f18 <_init+0x278> 0.00 : 5f64: cmpwi cr7,r9,39 0.00 : 5f68: beq+ cr7,5f18 <_init+0x278> 0.00 : 5f6c: cmpwi cr7,r9,42 0.00 : 5f70: bne+ cr7,674c <_init+0xaac> 0.00 : 5f74: b 6044 <_init+0x3a4> 0.00 : 5f78: cmpwi cr7,r9,46 0.00 : 5f7c: beq- cr7,60ec <_init+0x44c> 0.00 : 5f80: cmpwi cr7,r9,48 0.00 : 5f84: beq+ cr7,5f18 <_init+0x278> 0.00 : 5f88: cmpwi cr7,r9,45 0.00 : 5f8c: bne+ cr7,674c <_init+0xaac> 0.00 : 5f90: b 5f18 <_init+0x278> 0.00 : 5f94: cmpwi cr7,r9,85 0.00 : 5f98: beq- cr7,65cc <_init+0x92c> 0.00 : 5f9c: bgt- cr7,5fb4 <_init+0x314> 0.00 : 5fa0: cmpwi cr7,r9,68 0.00 : 5fa4: beq- cr7,628c <_init+0x5ec> 0.00 : 5fa8: cmpwi cr7,r9,79 0.00 : 5fac: bne+ cr7,674c <_init+0xaac> 0.00 : 5fb0: b 6548 <_init+0x8a8> 0.00 : 5fb4: cmpwi cr7,r9,88 0.00 : 5fb8: beq- cr7,65d0 <_init+0x930> 0.00 : 5fbc: cmpwi cr7,r9,99 0.00 : 5fc0: bne+ cr7,674c <_init+0xaac> 0.00 : 5fc4: b 627c <_init+0x5dc> 0.00 : 5fc8: cmpwi cr7,r9,112 0.00 : 5fcc: beq- cr7,655c <_init+0x8bc> 0.00 : 5fd0: bgt- cr7,6008 <_init+0x368> 0.00 : 5fd4: cmpwi cr7,r9,108 0.00 : 5fd8: beq- cr7,6244 <_init+0x5a4> 0.00 : 5fdc: bgt- cr7,5ff4 <_init+0x354> 0.00 : 5fe0: cmpwi cr7,r9,104 0.00 : 5fe4: beq- cr7,6224 <_init+0x584> 0.00 : 5fe8: cmpwi cr7,r9,105 0.00 : 5fec: bne+ cr7,674c <_init+0xaac> 0.00 : 5ff0: b 6290 <_init+0x5f0> 0.00 : 5ff4: cmpwi cr7,r9,110 0.00 : 5ff8: beq- cr7,63e4 <_init+0x744> 0.00 : 5ffc: cmpwi cr7,r9,111 0.00 : 6000: bne+ cr7,674c <_init+0xaac> 0.00 : 6004: b 654c <_init+0x8ac> 0.00 : 6008: cmpwi cr7,r9,116 0.00 : 600c: beq- cr7,626c <_init+0x5cc> 0.00 : 6010: bgt- cr7,6028 <_init+0x388> 0.00 : 6014: cmpwi cr7,r9,113 0.00 : 6018: beq- cr7,6264 <_init+0x5c4> 0.00 : 601c: cmpwi cr7,r9,115 0.00 : 6020: bne+ cr7,674c <_init+0xaac> 0.00 : 6024: b 6594 <_init+0x8f4> 0.00 : 6028: cmpwi cr7,r9,120 0.00 : 602c: beq- cr7,65d0 <_init+0x930> 0.00 : 6030: cmpwi cr7,r9,122 0.00 : 6034: beq- cr7,6274 <_init+0x5d4> 0.00 : 6038: cmpwi cr7,r9,117 0.00 : 603c: bne+ cr7,674c <_init+0xaac> 0.00 : 6040: b 65d0 <_init+0x930> 0.00 : 6044: mr r14,r26 0.00 : 6048: li r16,0 0.00 : 604c: b 607c <_init+0x3dc> 0.00 : 6050: cmpw cr7,r16,r22 0.00 : 6054: bgt- cr7,6884 <_init+0xbe4> 0.00 : 6058: rlwinm r11,r16,1,0,30 0.00 : 605c: subfic r9,r9,48 0.00 : 6060: rlwinm r16,r16,3,0,28 0.00 : 6064: add r9,r9,r23 0.00 : 6068: add r16,r11,r16 0.00 : 606c: cmpw cr7,r9,r16 0.00 : 6070: blt- cr7,6884 <_init+0xbe4> 0.00 : 6074: add r16,r0,r16 0.00 : 6078: addi r14,r14,1 0.00 : 607c: lbz r9,0(r14) 0.00 : 6080: addi r0,r9,-48 0.00 : 6084: cmplwi cr7,r0,9 0.00 : 6088: ble- cr7,6050 <_init+0x3b0> 0.00 : 608c: cmpwi cr7,r9,36 0.00 : 6090: lwz r0,12(r1) 0.00 : 6094: bne+ cr7,60c8 <_init+0x428> 0.00 : 6098: cmpw cr7,r16,r0 0.00 : 609c: blt+ cr7,60ac <_init+0x40c> 0.00 : 60a0: addi r3,r1,16 0.00 : 60a4: addi r4,r1,12 0.00 : 60a8: bl 5cf0 <_init+0x50> 0.00 : 60ac: cmpw cr7,r31,r16 0.00 : 60b0: bge- cr7,60b8 <_init+0x418> 0.00 : 60b4: mr r31,r16 0.00 : 60b8: lwz r9,16(r1) 0.00 : 60bc: addi r26,r14,1 0.00 : 60c0: stbx r21,r9,r16 0.00 : 60c4: b 5f18 <_init+0x278> 0.00 : 60c8: cmpw cr7,r24,r0 0.00 : 60cc: blt+ cr7,60dc <_init+0x43c> 0.00 : 60d0: addi r3,r1,16 0.00 : 60d4: addi r4,r1,12 0.00 : 60d8: bl 5cf0 <_init+0x50> 0.00 : 60dc: cmpw cr7,r31,r24 0.00 : 60e0: bge- cr7,61ac <_init+0x50c> 0.00 : 60e4: mr r31,r24 0.00 : 60e8: b 61ac <_init+0x50c> 0.00 : 60ec: lbz r9,0(r26) 0.00 : 60f0: addi r14,r26,1 0.00 : 60f4: cmpwi cr7,r9,42 0.00 : 60f8: bne+ cr7,6108 <_init+0x468> 0.00 : 60fc: mr r26,r14 0.00 : 6100: li r16,0 0.00 : 6104: b 613c <_init+0x49c> 0.00 : 6108: mr r11,r26 0.00 : 610c: b 61c0 <_init+0x520> 0.00 : 6110: cmpw cr7,r16,r22 0.00 : 6114: bgt- cr7,6884 <_init+0xbe4> 0.00 : 6118: rlwinm r11,r16,1,0,30 0.00 : 611c: subfic r9,r9,48 0.00 : 6120: rlwinm r16,r16,3,0,28 0.00 : 6124: add r9,r9,r23 0.00 : 6128: add r16,r11,r16 0.00 : 612c: cmpw cr7,r9,r16 0.00 : 6130: blt- cr7,6884 <_init+0xbe4> 0.00 : 6134: add r16,r0,r16 0.00 : 6138: addi r26,r26,1 0.00 : 613c: lbz r9,0(r26) 0.00 : 6140: addi r0,r9,-48 0.00 : 6144: cmplwi cr7,r0,9 0.00 : 6148: ble- cr7,6110 <_init+0x470> 0.00 : 614c: cmpwi cr7,r9,36 0.00 : 6150: lwz r0,12(r1) 0.00 : 6154: bne+ cr7,6188 <_init+0x4e8> 0.00 : 6158: cmpw cr7,r16,r0 0.00 : 615c: blt+ cr7,616c <_init+0x4cc> 0.00 : 6160: addi r3,r1,16 0.00 : 6164: addi r4,r1,12 0.00 : 6168: bl 5cf0 <_init+0x50> 0.00 : 616c: cmpw cr7,r31,r16 0.00 : 6170: bge- cr7,6178 <_init+0x4d8> 0.00 : 6174: mr r31,r16 0.00 : 6178: lwz r9,16(r1) 0.00 : 617c: addi r26,r26,1 0.00 : 6180: stbx r21,r9,r16 0.00 : 6184: b 5f18 <_init+0x278> 0.00 : 6188: cmpw cr7,r24,r0 0.00 : 618c: blt+ cr7,619c <_init+0x4fc> 0.00 : 6190: addi r3,r1,16 0.00 : 6194: addi r4,r1,12 0.00 : 6198: bl 5cf0 <_init+0x50> 0.00 : 619c: cmpw cr7,r31,r24 0.00 : 61a0: bge- cr7,61a8 <_init+0x508> 0.00 : 61a4: mr r31,r24 0.00 : 61a8: mr r26,r14 0.00 : 61ac: lwz r9,16(r1) 0.00 : 61b0: stbx r21,r9,r24 0.00 : 61b4: addi r24,r24,1 0.00 : 61b8: b 5f18 <_init+0x278> 0.00 : 61bc: lbz r9,0(r11) 0.00 : 61c0: addi r0,r9,-48 0.00 : 61c4: addi r11,r11,1 0.00 : 61c8: cmplwi cr7,r0,9 0.00 : 61cc: mr r26,r11 0.00 : 61d0: ble- cr7,61bc <_init+0x51c> 0.00 : 61d4: b 5f20 <_init+0x280> 0.00 : 61d8: cmpw cr7,r0,r22 0.00 : 61dc: bgt- cr7,6884 <_init+0xbe4> 0.00 : 61e0: rlwinm r10,r0,1,0,30 0.00 : 61e4: subfic r11,r9,48 0.00 : 61e8: rlwinm r0,r0,3,0,28 0.00 : 61ec: add r11,r11,r23 0.00 : 61f0: add r0,r10,r0 0.00 : 61f4: cmpw cr7,r11,r0 0.00 : 61f8: blt- cr7,6884 <_init+0xbe4> 0.00 : 61fc: addi r11,r9,-48 0.00 : 6200: lbz r9,0(r26) 0.00 : 6204: add r0,r11,r0 0.00 : 6208: addi r26,r26,1 0.00 : 620c: addi r11,r9,-48 0.00 : 6210: cmplwi cr7,r11,9 0.00 : 6214: ble- cr7,61d8 <_init+0x538> 0.00 : 6218: cmpwi cr7,r9,36 0.00 : 621c: bne- cr7,5f20 <_init+0x280> 0.00 : 6220: b 5f14 <_init+0x274> 0.00 : 6224: lbz r0,0(r26) 0.00 : 6228: cmpwi cr7,r0,104 0.00 : 622c: bne+ cr7,623c <_init+0x59c> 0.00 : 6230: addi r26,r26,1 0.00 : 6234: ori r15,r15,2048 0.00 : 6238: b 5f18 <_init+0x278> 0.00 : 623c: ori r15,r15,64 0.00 : 6240: b 5f18 <_init+0x278> 0.00 : 6244: lbz r0,0(r26) 0.00 : 6248: cmpwi cr7,r0,108 0.00 : 624c: bne+ cr7,625c <_init+0x5bc> 0.00 : 6250: addi r26,r26,1 0.00 : 6254: ori r15,r15,32 0.00 : 6258: b 5f18 <_init+0x278> 0.00 : 625c: ori r15,r15,16 0.00 : 6260: b 5f18 <_init+0x278> 0.00 : 6264: ori r15,r15,32 0.00 : 6268: b 5f18 <_init+0x278> 0.00 : 626c: ori r15,r15,512 0.00 : 6270: b 5f18 <_init+0x278> 0.00 : 6274: ori r15,r15,1024 0.00 : 6278: b 5f18 <_init+0x278> 0.00 : 627c: lwz r0,12(r1) 0.00 : 6280: cmpw cr7,r24,r0 0.00 : 6284: blt+ cr7,63c8 <_init+0x728> 0.00 : 6288: b 63bc <_init+0x71c> 0.00 : 628c: ori r15,r15,16 0.00 : 6290: andi. r0,r15,512 0.00 : 6294: lwz r0,12(r1) 0.00 : 6298: bne- 65dc <_init+0x93c> 0.00 : 629c: andi. r9,r15,1024 0.00 : 62a0: cmpw cr7,r24,r0 0.00 : 62a4: beq- 62d8 <_init+0x638> 0.00 : 62a8: blt+ cr7,62b8 <_init+0x618> 0.00 : 62ac: addi r3,r1,16 0.00 : 62b0: addi r4,r1,12 0.00 : 62b4: bl 5cf0 <_init+0x50> 0.00 : 62b8: cmpw cr7,r31,r24 0.00 : 62bc: bge- cr7,62c4 <_init+0x624> 0.00 : 62c0: mr r31,r24 0.00 : 62c4: lwz r9,16(r1) 0.00 : 62c8: li r0,20 0.00 : 62cc: stbx r0,r9,r24 0.00 : 62d0: addi r24,r24,1 0.00 : 62d4: b 5ef0 <_init+0x250> 0.00 : 62d8: andi. r9,r15,32 0.00 : 62dc: beq- 6310 <_init+0x670> 0.00 : 62e0: blt+ cr7,62f0 <_init+0x650> 0.00 : 62e4: addi r3,r1,16 0.00 : 62e8: addi r4,r1,12 0.00 : 62ec: bl 5cf0 <_init+0x50> 0.00 : 62f0: cmpw cr7,r31,r24 0.00 : 62f4: bge- cr7,62fc <_init+0x65c> 0.00 : 62f8: mr r31,r24 0.00 : 62fc: lwz r9,16(r1) 0.00 : 6300: li r0,10 0.00 : 6304: stbx r0,r9,r24 0.00 : 6308: addi r24,r24,1 0.00 : 630c: b 5ef0 <_init+0x250> 0.00 : 6310: andi. r9,r15,16 0.00 : 6314: beq- 6348 <_init+0x6a8> 0.00 : 6318: blt+ cr7,6328 <_init+0x688> 0.00 : 631c: addi r3,r1,16 0.00 : 6320: addi r4,r1,12 0.00 : 6324: bl 5cf0 <_init+0x50> 0.00 : 6328: cmpw cr7,r31,r24 0.00 : 632c: bge- cr7,6334 <_init+0x694> 0.00 : 6330: mr r31,r24 0.00 : 6334: lwz r9,16(r1) 0.00 : 6338: li r0,7 0.00 : 633c: stbx r0,r9,r24 0.00 : 6340: addi r24,r24,1 0.00 : 6344: b 5ef0 <_init+0x250> 0.00 : 6348: andi. r9,r15,64 0.00 : 634c: beq- 6380 <_init+0x6e0> 0.00 : 6350: blt+ cr7,6360 <_init+0x6c0> 0.00 : 6354: addi r3,r1,16 0.00 : 6358: addi r4,r1,12 0.00 : 635c: bl 5cf0 <_init+0x50> 0.00 : 6360: cmpw cr7,r31,r24 0.00 : 6364: bge- cr7,636c <_init+0x6cc> 0.00 : 6368: mr r31,r24 0.00 : 636c: lwz r9,16(r1) 0.00 : 6370: li r0,1 0.00 : 6374: stbx r0,r9,r24 0.00 : 6378: addi r24,r24,1 0.00 : 637c: b 5ef0 <_init+0x250> 0.00 : 6380: andi. r9,r15,2048 0.00 : 6384: beq- 63b8 <_init+0x718> 0.00 : 6388: blt+ cr7,6398 <_init+0x6f8> 0.00 : 638c: addi r3,r1,16 0.00 : 6390: addi r4,r1,12 0.00 : 6394: bl 5cf0 <_init+0x50> 0.00 : 6398: cmpw cr7,r31,r24 0.00 : 639c: bge- cr7,63a4 <_init+0x704> 0.00 : 63a0: mr r31,r24 0.00 : 63a4: lwz r9,16(r1) 0.00 : 63a8: li r0,25 0.00 : 63ac: stbx r0,r9,r24 0.00 : 63b0: addi r24,r24,1 0.00 : 63b4: b 5ef0 <_init+0x250> 0.00 : 63b8: blt+ cr7,63c8 <_init+0x728> 0.00 : 63bc: addi r3,r1,16 0.00 : 63c0: addi r4,r1,12 0.00 : 63c4: bl 5cf0 <_init+0x50> 0.00 : 63c8: cmpw cr7,r31,r24 0.00 : 63cc: bge- cr7,63d4 <_init+0x734> 0.00 : 63d0: mr r31,r24 0.00 : 63d4: lwz r9,16(r1) 0.00 : 63d8: stbx r21,r9,r24 0.00 : 63dc: addi r24,r24,1 0.00 : 63e0: b 5ef0 <_init+0x250> 0.00 : 63e4: andi. r0,r15,32 0.00 : 63e8: lwz r0,12(r1) 0.00 : 63ec: beq- 6424 <_init+0x784> 0.00 : 63f0: cmpw cr7,r24,r0 0.00 : 63f4: blt+ cr7,6404 <_init+0x764> 0.00 : 63f8: addi r3,r1,16 0.00 : 63fc: addi r4,r1,12 0.00 : 6400: bl 5cf0 <_init+0x50> 0.00 : 6404: cmpw cr7,r31,r24 0.00 : 6408: bge- cr7,6410 <_init+0x770> 0.00 : 640c: mr r31,r24 0.00 : 6410: lwz r9,16(r1) 0.00 : 6414: li r0,12 0.00 : 6418: stbx r0,r9,r24 0.00 : 641c: addi r24,r24,1 0.00 : 6420: b 5ef0 <_init+0x250> 0.00 : 6424: andi. r9,r15,16 0.00 : 6428: beq- 6460 <_init+0x7c0> 0.00 : 642c: cmpw cr7,r24,r0 0.00 : 6430: blt+ cr7,6440 <_init+0x7a0> 0.00 : 6434: addi r3,r1,16 0.00 : 6438: addi r4,r1,12 0.00 : 643c: bl 5cf0 <_init+0x50> 0.00 : 6440: cmpw cr7,r31,r24 0.00 : 6444: bge- cr7,644c <_init+0x7ac> 0.00 : 6448: mr r31,r24 0.00 : 644c: lwz r9,16(r1) 0.00 : 6450: li r0,9 0.00 : 6454: stbx r0,r9,r24 0.00 : 6458: addi r24,r24,1 0.00 : 645c: b 5ef0 <_init+0x250> 0.00 : 6460: andi. r9,r15,64 0.00 : 6464: beq- 649c <_init+0x7fc> 0.00 : 6468: cmpw cr7,r24,r0 0.00 : 646c: blt+ cr7,647c <_init+0x7dc> 0.00 : 6470: addi r3,r1,16 0.00 : 6474: addi r4,r1,12 0.00 : 6478: bl 5cf0 <_init+0x50> 0.00 : 647c: cmpw cr7,r31,r24 0.00 : 6480: bge- cr7,6488 <_init+0x7e8> 0.00 : 6484: mr r31,r24 0.00 : 6488: lwz r9,16(r1) 0.00 : 648c: li r0,3 0.00 : 6490: stbx r0,r9,r24 0.00 : 6494: addi r24,r24,1 0.00 : 6498: b 5ef0 <_init+0x250> 0.00 : 649c: andi. r9,r15,512 0.00 : 64a0: beq- 64d8 <_init+0x838> 0.00 : 64a4: cmpw cr7,r24,r0 0.00 : 64a8: blt+ cr7,64b8 <_init+0x818> 0.00 : 64ac: addi r3,r1,16 0.00 : 64b0: addi r4,r1,12 0.00 : 64b4: bl 5cf0 <_init+0x50> 0.00 : 64b8: cmpw cr7,r31,r24 0.00 : 64bc: bge- cr7,64c4 <_init+0x824> 0.00 : 64c0: mr r31,r24 0.00 : 64c4: lwz r9,16(r1) 0.00 : 64c8: li r0,18 0.00 : 64cc: stbx r0,r9,r24 0.00 : 64d0: addi r24,r24,1 0.00 : 64d4: b 5ef0 <_init+0x250> 0.00 : 64d8: andi. r0,r15,1024 0.00 : 64dc: lwz r0,12(r1) 0.00 : 64e0: cmpw cr7,r24,r0 0.00 : 64e4: beq- 6518 <_init+0x878> 0.00 : 64e8: blt+ cr7,64f8 <_init+0x858> 0.00 : 64ec: addi r3,r1,16 0.00 : 64f0: addi r4,r1,12 0.00 : 64f4: bl 5cf0 <_init+0x50> 0.00 : 64f8: cmpw cr7,r31,r24 0.00 : 64fc: bge- cr7,6504 <_init+0x864> 0.00 : 6500: mr r31,r24 0.00 : 6504: lwz r9,16(r1) 0.00 : 6508: li r0,21 0.00 : 650c: stbx r0,r9,r24 0.00 : 6510: addi r24,r24,1 0.00 : 6514: b 5ef0 <_init+0x250> 0.00 : 6518: blt+ cr7,6528 <_init+0x888> 0.00 : 651c: addi r3,r1,16 0.00 : 6520: addi r4,r1,12 0.00 : 6524: bl 5cf0 <_init+0x50> 0.00 : 6528: cmpw cr7,r31,r24 0.00 : 652c: bge- cr7,6534 <_init+0x894> 0.00 : 6530: mr r31,r24 0.00 : 6534: lwz r9,16(r1) 0.00 : 6538: li r0,6 0.00 : 653c: stbx r0,r9,r24 0.00 : 6540: addi r24,r24,1 0.00 : 6544: b 5ef0 <_init+0x250> 0.00 : 6548: ori r15,r15,16 0.00 : 654c: andi. r9,r15,512 0.00 : 6550: lwz r0,12(r1) 0.00 : 6554: beq- 6610 <_init+0x970> 0.00 : 6558: b 65dc <_init+0x93c> 0.00 : 655c: lwz r0,12(r1) 0.00 : 6560: cmpw cr7,r24,r0 0.00 : 6564: blt+ cr7,6574 <_init+0x8d4> 0.00 : 6568: addi r3,r1,16 0.00 : 656c: addi r4,r1,12 0.00 : 6570: bl 5cf0 <_init+0x50> 0.00 : 6574: cmpw cr7,r31,r24 0.00 : 6578: bge- cr7,6580 <_init+0x8e0> 0.00 : 657c: mr r31,r24 0.00 : 6580: lwz r9,16(r1) 0.00 : 6584: li r0,16 0.00 : 6588: stbx r0,r9,r24 0.00 : 658c: addi r24,r24,1 0.00 : 6590: b 5ef0 <_init+0x250> 0.00 : 6594: lwz r0,12(r1) 0.00 : 6598: cmpw cr7,r24,r0 0.00 : 659c: blt+ cr7,65ac <_init+0x90c> 0.00 : 65a0: addi r3,r1,16 0.00 : 65a4: addi r4,r1,12 0.00 : 65a8: bl 5cf0 <_init+0x50> 0.00 : 65ac: cmpw cr7,r31,r24 0.00 : 65b0: bge- cr7,65b8 <_init+0x918> 0.00 : 65b4: mr r31,r24 0.00 : 65b8: lwz r9,16(r1) 0.00 : 65bc: li r0,15 0.00 : 65c0: stbx r0,r9,r24 0.00 : 65c4: addi r24,r24,1 0.00 : 65c8: b 5ef0 <_init+0x250> 0.00 : 65cc: ori r15,r15,16 0.00 : 65d0: andi. r0,r15,512 0.00 : 65d4: lwz r0,12(r1) 0.00 : 65d8: beq- 6610 <_init+0x970> 0.00 : 65dc: cmpw cr7,r24,r0 0.00 : 65e0: blt+ cr7,65f0 <_init+0x950> 0.00 : 65e4: addi r3,r1,16 0.00 : 65e8: addi r4,r1,12 0.00 : 65ec: bl 5cf0 <_init+0x50> 0.00 : 65f0: cmpw cr7,r31,r24 0.00 : 65f4: bge- cr7,65fc <_init+0x95c> 0.00 : 65f8: mr r31,r24 0.00 : 65fc: lwz r9,16(r1) 0.00 : 6600: li r0,17 0.00 : 6604: stbx r0,r9,r24 0.00 : 6608: addi r24,r24,1 0.00 : 660c: b 5ef0 <_init+0x250> 0.00 : 6610: andi. r9,r15,1024 0.00 : 6614: cmpw cr7,r24,r0 0.00 : 6618: beq- 664c <_init+0x9ac> 0.00 : 661c: blt+ cr7,662c <_init+0x98c> 0.00 : 6620: addi r3,r1,16 0.00 : 6624: addi r4,r1,12 0.00 : 6628: bl 5cf0 <_init+0x50> 0.00 : 662c: cmpw cr7,r31,r24 0.00 : 6630: bge- cr7,6638 <_init+0x998> 0.00 : 6634: mr r31,r24 0.00 : 6638: lwz r9,16(r1) 0.00 : 663c: li r0,19 0.00 : 6640: stbx r0,r9,r24 0.00 : 6644: addi r24,r24,1 0.00 : 6648: b 5ef0 <_init+0x250> 0.00 : 664c: andi. r9,r15,32 0.00 : 6650: beq- 6684 <_init+0x9e4> 0.00 : 6654: blt+ cr7,6664 <_init+0x9c4> 0.00 : 6658: addi r3,r1,16 0.00 : 665c: addi r4,r1,12 0.00 : 6660: bl 5cf0 <_init+0x50> 0.00 : 6664: cmpw cr7,r31,r24 0.00 : 6668: bge- cr7,6670 <_init+0x9d0> 0.00 : 666c: mr r31,r24 0.00 : 6670: lwz r9,16(r1) 0.00 : 6674: li r0,11 0.00 : 6678: stbx r0,r9,r24 0.00 : 667c: addi r24,r24,1 0.00 : 6680: b 5ef0 <_init+0x250> 0.00 : 6684: andi. r9,r15,16 0.00 : 6688: beq- 66b8 <_init+0xa18> 0.00 : 668c: blt+ cr7,669c <_init+0x9fc> 0.00 : 6690: addi r3,r1,16 0.00 : 6694: addi r4,r1,12 0.00 : 6698: bl 5cf0 <_init+0x50> 0.00 : 669c: cmpw cr7,r31,r24 0.00 : 66a0: bge- cr7,66a8 <_init+0xa08> 0.00 : 66a4: mr r31,r24 0.00 : 66a8: lwz r9,16(r1) 0.00 : 66ac: stbx r20,r9,r24 0.00 : 66b0: addi r24,r24,1 0.00 : 66b4: b 5ef0 <_init+0x250> 0.00 : 66b8: andi. r9,r15,64 0.00 : 66bc: beq- 66ec <_init+0xa4c> 0.00 : 66c0: blt+ cr7,66d0 <_init+0xa30> 0.00 : 66c4: addi r3,r1,16 0.00 : 66c8: addi r4,r1,12 0.00 : 66cc: bl 5cf0 <_init+0x50> 0.00 : 66d0: cmpw cr7,r31,r24 0.00 : 66d4: bge- cr7,66dc <_init+0xa3c> 0.00 : 66d8: mr r31,r24 0.00 : 66dc: lwz r9,16(r1) 0.00 : 66e0: stbx r19,r9,r24 0.00 : 66e4: addi r24,r24,1 0.00 : 66e8: b 5ef0 <_init+0x250> 0.00 : 66ec: andi. r9,r15,2048 0.00 : 66f0: beq- 6720 <_init+0xa80> 0.00 : 66f4: blt+ cr7,6704 <_init+0xa64> 0.00 : 66f8: addi r3,r1,16 0.00 : 66fc: addi r4,r1,12 0.00 : 6700: bl 5cf0 <_init+0x50> 0.00 : 6704: cmpw cr7,r31,r24 0.00 : 6708: bge- cr7,6710 <_init+0xa70> 0.00 : 670c: mr r31,r24 0.00 : 6710: lwz r9,16(r1) 0.00 : 6714: stbx r18,r9,r24 0.00 : 6718: addi r24,r24,1 0.00 : 671c: b 5ef0 <_init+0x250> 0.00 : 6720: blt+ cr7,6730 <_init+0xa90> 0.00 : 6724: addi r3,r1,16 0.00 : 6728: addi r4,r1,12 0.00 : 672c: bl 5cf0 <_init+0x50> 0.00 : 6730: cmpw cr7,r31,r24 0.00 : 6734: bge- cr7,673c <_init+0xa9c> 0.00 : 6738: mr r31,r24 0.00 : 673c: lwz r9,16(r1) 0.00 : 6740: stbx r17,r9,r24 0.00 : 6744: addi r24,r24,1 0.00 : 6748: b 5ef0 <_init+0x250> 0.00 : 674c: cmpwi cr7,r9,0 0.00 : 6750: bne- cr7,5ef0 <_init+0x250> 0.00 : 6754: cmpwi cr7,r31,7 0.00 : 6758: bgt- cr7,676c <_init+0xacc> 0.00 : 675c: li r8,8 0.00 : 6760: li r9,1 0.00 : 6764: lwz r7,-32768(r30) 0.00 : 6768: b 6874 <_init+0xbd4> 0.00 : 676c: addi r4,r31,1 0.00 : 6770: li r3,0 0.00 : 6774: rlwinm r4,r4,3,0,28 0.00 : 6778: li r5,3 0.00 : 677c: stw r4,0(r27) 0.00 : 6780: li r6,34 0.00 : 6784: li r7,-1 0.00 : 6788: li r8,0 0.00 : 678c: li r26,-1 0.00 : 6790: bl 294c0 <_get_num_possible_cpus+0x1670> 0.00 : 6794: cmpwi cr7,r3,-1 0.00 : 6798: stw r3,0(r28) 0.00 : 679c: bne- cr7,675c <_init+0xabc> 0.00 : 67a0: b 68b4 <_init+0xc14> 0.00 : 67a4: lwz r11,16(r1) 0.00 : 67a8: lbzx r0,r11,r9 0.00 : 67ac: cmplwi cr7,r0,26 0.00 : 67b0: bgt- cr7,686c <_init+0xbcc> 0.00 : 67b4: rlwinm r0,r0,2,0,29 0.00 : 67b8: lwzx r0,r7,r0 0.00 : 67bc: add r0,r0,r7 0.00 : 67c0: mtctr r0 0.00 : 67c4: bctr 0.00 : 67c8: lbz r11,0(r29) 0.00 : 67cc: lwz r10,0(r28) 0.00 : 67d0: cmplwi cr7,r11,8 0.00 : 67d4: add r10,r10,r8 0.00 : 67d8: bge- cr7,67f4 <_init+0xb54> 0.00 : 67dc: lwz r6,8(r29) 0.00 : 67e0: rlwinm r0,r11,2,0,29 0.00 : 67e4: addi r11,r11,1 0.00 : 67e8: stb r11,0(r29) 0.00 : 67ec: add r11,r6,r0 0.00 : 67f0: b 6800 <_init+0xb60> 0.00 : 67f4: lwz r11,4(r29) 0.00 : 67f8: addi r0,r11,4 0.00 : 67fc: stw r0,4(r29) 0.00 : 6800: lwz r0,0(r11) 0.00 : 6804: stw r0,0(r10) 0.00 : 6808: b 686c <_init+0xbcc> 0.00 : 680c: lbz r0,0(r29) 0.00 : 6810: lwz r6,0(r28) 0.00 : 6814: clrlwi r11,r0,31 0.00 : 6818: cmplwi cr7,r0,6 0.00 : 681c: add r11,r0,r11 0.00 : 6820: add r6,r6,r8 0.00 : 6824: clrlwi r11,r11,24 0.00 : 6828: stb r11,0(r29) 0.00 : 682c: bgt- cr7,6848 <_init+0xba8> 0.00 : 6830: lwz r10,8(r29) 0.00 : 6834: rlwinm r0,r11,2,0,29 0.00 : 6838: addi r11,r11,2 0.00 : 683c: stb r11,0(r29) 0.00 : 6840: add r11,r10,r0 0.00 : 6844: b 685c <_init+0xbbc> 0.00 : 6848: lwz r11,4(r29) 0.00 : 684c: addi r11,r11,7 0.00 : 6850: rlwinm r11,r11,0,0,28 0.00 : 6854: addi r0,r11,8 0.00 : 6858: stw r0,4(r29) 0.00 : 685c: lwz r10,0(r11) 0.00 : 6860: lwz r11,4(r11) 0.00 : 6864: stw r10,0(r6) 0.00 : 6868: stw r11,4(r6) 0.00 : 686c: addi r9,r9,1 0.00 : 6870: addi r8,r8,8 0.00 : 6874: cmpw cr7,r9,r31 0.00 : 6878: ble- cr7,67a4 <_init+0xb04> 0.00 : 687c: li r26,0 0.00 : 6880: b 6894 <_init+0xbf4> 0.00 : 6884: bl 29a30 <_get_num_possible_cpus+0x1be0> 0.00 : 6888: li r0,12 0.00 : 688c: li r26,-1 0.00 : 6890: stw r0,0(r3) 0.00 : 6894: lwz r3,16(r1) 0.00 : 6898: cmpwi cr7,r3,0 0.00 : 689c: beq- cr7,68b4 <_init+0xc14> 0.00 : 68a0: addi r0,r1,28 0.00 : 68a4: cmpw cr7,r3,r0 0.00 : 68a8: beq- cr7,68b4 <_init+0xc14> 0.00 : 68ac: lwz r4,0(r27) 0.00 : 68b0: bl 29d50 <_get_num_possible_cpus+0x1f00> 0.00 : 68b4: lwz r0,116(r1) 0.00 : 68b8: mr r3,r26 0.00 : 68bc: lwz r14,40(r1) 0.00 : 68c0: lwz r15,44(r1) 0.00 : 68c4: lwz r16,48(r1) 0.00 : 68c8: mtlr r0 0.00 : 68cc: lwz r17,52(r1) 0.00 : 68d0: lwz r18,56(r1) 0.00 : 68d4: lwz r19,60(r1) 0.00 : 68d8: lwz r20,64(r1) 0.00 : 68dc: lwz r21,68(r1) 0.00 : 68e0: lwz r22,72(r1) 0.00 : 68e4: lwz r23,76(r1) 0.00 : 68e8: lwz r24,80(r1) 0.00 : 68ec: lwz r25,84(r1) 0.00 : 68f0: lwz r26,88(r1) 0.00 : 68f4: lwz r27,92(r1) 0.00 : 68f8: lwz r28,96(r1) 0.00 : 68fc: lwz r29,100(r1) 0.00 : 6900: lwz r30,104(r1) 0.00 : 6904: lwz r31,108(r1) 0.00 : 6908: addi r1,r1,112 0.00 : 690c: blr 0.00 : 6910: stwu r1,-544(r1) 0.00 : 6914: mflr r0 0.00 : 6918: bcl- 20,4*cr7+so,691c <_init+0xc7c> 0.00 : 691c: stw r30,536(r1) 0.00 : 6920: mflr r30 0.00 : 6924: stw r0,548(r1) 0.00 : 6928: stw r27,524(r1) 0.00 : 692c: stw r28,528(r1) 0.00 : 6930: addis r30,r30,4 0.00 : 6934: stw r29,532(r1) 0.00 : 6938: addi r30,r30,16444 0.00 : 693c: stw r31,540(r1) 0.00 : 6940: bl 299c0 <_get_num_possible_cpus+0x1b70> 0.00 : 6944: addi r31,r1,8 0.00 : 6948: mr r29,r3 0.00 : 694c: lwz r28,0(r3) 0.00 : 6950: bl 29220 <_get_num_possible_cpus+0x13d0> 0.00 : 6954: mr r27,r3 0.00 : 6958: bl 14d80 0.00 : 695c: lwz r5,-32768(r30) 0.00 : 6960: lwz r8,-32764(r30) 0.00 : 6964: mr r7,r3 0.00 : 6968: li r4,512 0.00 : 696c: mr r3,r31 0.00 : 6970: mr r6,r27 0.00 : 6974: crclr 4*cr1+eq 0.00 : 6978: bl 29fb0 <_get_num_possible_cpus+0x2160> 0.00 : 697c: li r0,0 0.00 : 6980: mr r9,r31 0.00 : 6984: stb r0,519(r1) 0.00 : 6988: lwz r0,0(r9) 0.00 : 698c: lwz r11,4(r9) 0.00 : 6990: .long 0x7c00589d 0.00 : 6994: bne- 69a0 <_init+0xd00> 0.00 : 6998: addi r9,r9,8 0.00 : 699c: b 6988 <_init+0xce8> 0.00 : 69a0: add r9,r9,r0 0.00 : 69a4: addi r4,r1,8 0.00 : 69a8: subf r31,r31,r9 0.00 : 69ac: li r3,2 0.00 : 69b0: addi r5,r31,-1 0.00 : 69b4: bl 287c0 <_get_num_possible_cpus+0x970> 0.00 : 69b8: stw r28,0(r29) 0.00 : 69bc: lwz r9,-32760(r30) 0.00 : 69c0: lwz r3,0(r9) 0.00 : 69c4: bl 289a0 <_get_num_possible_cpus+0xb50> 0.00 : 69c8: lwz r0,548(r1) 0.00 : 69cc: li r3,-22 0.00 : 69d0: lwz r27,524(r1) 0.00 : 69d4: lwz r28,528(r1) 0.00 : 69d8: lwz r29,532(r1) 0.00 : 69dc: mtlr r0 0.00 : 69e0: lwz r30,536(r1) 0.00 : 69e4: lwz r31,540(r1) 0.00 : 69e8: addi r1,r1,544 0.00 : 69ec: blr 0.00 : 69f0: stwu r1,-544(r1) 0.00 : 69f4: mflr r0 0.00 : 69f8: bcl- 20,4*cr7+so,69fc <_init+0xd5c> 0.00 : 69fc: stw r30,536(r1) 0.00 : 6a00: mflr r30 0.00 : 6a04: stw r0,548(r1) 0.00 : 6a08: stw r27,524(r1) 0.00 : 6a0c: stw r28,528(r1) 0.00 : 6a10: addis r30,r30,4 0.00 : 6a14: stw r29,532(r1) 0.00 : 6a18: addi r30,r30,16480 0.00 : 6a1c: stw r31,540(r1) 0.00 : 6a20: bl 299b0 <_get_num_possible_cpus+0x1b60> 0.00 : 6a24: addi r31,r1,8 0.00 : 6a28: mr r29,r3 0.00 : 6a2c: lwz r28,0(r3) 0.00 : 6a30: bl 29210 <_get_num_possible_cpus+0x13c0> 0.00 : 6a34: mr r27,r3 0.00 : 6a38: li r3,207 0.00 : 6a3c: crclr 4*cr1+eq 0.00 : 6a40: bl 29b40 <_get_num_possible_cpus+0x1cf0> 0.00 : 6a44: lwz r5,-32768(r30) 0.00 : 6a48: li r4,512 0.00 : 6a4c: lwz r8,-32764(r30) 0.00 : 6a50: mr r7,r3 0.00 : 6a54: mr r6,r27 0.00 : 6a58: mr r3,r31 0.00 : 6a5c: crclr 4*cr1+eq 0.00 : 6a60: bl 29fa0 <_get_num_possible_cpus+0x2150> 0.00 : 6a64: li r0,0 0.00 : 6a68: mr r9,r31 0.00 : 6a6c: stb r0,519(r1) 0.00 : 6a70: lwz r0,0(r9) 0.00 : 6a74: lwz r11,4(r9) 0.00 : 6a78: .long 0x7c00589d 0.00 : 6a7c: bne- 6a88 <_init+0xde8> 0.00 : 6a80: addi r9,r9,8 0.00 : 6a84: b 6a70 <_init+0xdd0> 0.00 : 6a88: add r9,r9,r0 0.00 : 6a8c: addi r4,r1,8 0.00 : 6a90: subf r31,r31,r9 0.00 : 6a94: li r3,2 0.00 : 6a98: addi r5,r31,-1 0.00 : 6a9c: bl 287b0 <_get_num_possible_cpus+0x960> 0.00 : 6aa0: stw r28,0(r29) 0.00 : 6aa4: lwz r9,-32760(r30) 0.00 : 6aa8: lwz r3,0(r9) 0.00 : 6aac: bl 28990 <_get_num_possible_cpus+0xb40> 0.00 : 6ab0: lwz r0,548(r1) 0.00 : 6ab4: li r3,-22 0.00 : 6ab8: lwz r27,524(r1) 0.00 : 6abc: lwz r28,528(r1) 0.00 : 6ac0: lwz r29,532(r1) 0.00 : 6ac4: mtlr r0 0.00 : 6ac8: lwz r30,536(r1) 0.00 : 6acc: lwz r31,540(r1) 0.00 : 6ad0: addi r1,r1,544 0.00 : 6ad4: blr 0.00 : 6ad8: stwu r1,-32(r1) 0.00 : 6adc: mflr r0 0.00 : 6ae0: stw r26,8(r1) 0.00 : 6ae4: mr r26,r3 0.00 : 6ae8: stw r27,12(r1) 0.00 : 6aec: mr r27,r4 0.00 : 6af0: stw r28,16(r1) 0.00 : 6af4: mr r28,r5 0.00 : 6af8: stw r29,20(r1) 0.00 : 6afc: li r29,0 0.00 : 6b00: stw r31,28(r1) 0.00 : 6b04: li r31,0 0.00 : 6b08: stw r0,36(r1) 0.00 : 6b0c: stw r30,24(r1) 0.00 : 6b10: b 6b30 <_init+0xe90> 0.00 : 6b14: lwz r3,0(r28) 0.00 : 6b18: addi r31,r31,1 0.00 : 6b1c: add r3,r3,r29 0.00 : 6b20: addi r29,r29,356 0.00 : 6b24: lwz r0,308(r3) 0.00 : 6b28: mtctr r0 0.00 : 6b2c: bctrl 0.00 : 6b30: lwz r0,4(r28) 0.00 : 6b34: mr r4,r26 0.00 : 6b38: mr r5,r27 0.00 : 6b3c: cmplw cr7,r31,r0 0.00 : 6b40: blt- cr7,6b14 <_init+0xe74> 0.00 : 6b44: lwz r0,36(r1) 0.00 : 6b48: lwz r26,8(r1) 0.00 : 6b4c: lwz r27,12(r1) 0.00 : 6b50: lwz r28,16(r1) 0.00 : 6b54: mtlr r0 0.00 : 6b58: lwz r29,20(r1) 0.00 : 6b5c: lwz r30,24(r1) 0.00 : 6b60: lwz r31,28(r1) 0.00 : 6b64: addi r1,r1,32 0.00 : 6b68: blr 0.00 : 6b6c: stwu r1,-16(r1) 0.00 : 6b70: mflr r0 0.00 : 6b74: bcl- 20,4*cr7+so,6b78 <_init+0xed8> 0.00 : 6b78: li r5,55 0.00 : 6b7c: stw r30,8(r1) 0.00 : 6b80: mflr r30 0.00 : 6b84: stw r0,20(r1) 0.00 : 6b88: addis r30,r30,4 0.00 : 6b8c: addi r30,r30,16240 0.00 : 6b90: lwz r6,-32752(r30) 0.00 : 6b94: lwz r3,-32760(r30) 0.00 : 6b98: lwz r4,-32756(r30) 0.00 : 6b9c: addi r6,r6,8 0.00 : 6ba0: bl 2a350 <_get_num_possible_cpus+0x2500> 0.00 : 6ba4: stwu r1,-32(r1) 0.00 : 6ba8: mflr r0 0.00 : 6bac: stw r26,8(r1) 0.00 : 6bb0: mr r26,r3 0.00 : 6bb4: stw r27,12(r1) 0.00 : 6bb8: mr r27,r4 0.00 : 6bbc: stw r28,16(r1) 0.00 : 6bc0: mr r28,r5 0.00 : 6bc4: stw r29,20(r1) 0.00 : 6bc8: li r29,0 0.00 : 6bcc: stw r31,28(r1) 0.00 : 6bd0: li r31,0 0.00 : 6bd4: stw r0,36(r1) 0.00 : 6bd8: stw r30,24(r1) 0.00 : 6bdc: b 6bfc <_init+0xf5c> 0.00 : 6be0: lwz r3,0(r28) 0.00 : 6be4: addi r31,r31,1 0.00 : 6be8: add r3,r3,r29 0.00 : 6bec: addi r29,r29,356 0.00 : 6bf0: lwz r0,308(r3) 0.00 : 6bf4: mtctr r0 0.00 : 6bf8: bctrl 0.00 : 6bfc: lwz r0,4(r28) 0.00 : 6c00: mr r4,r26 0.00 : 6c04: mr r5,r27 0.00 : 6c08: cmplw cr7,r31,r0 0.00 : 6c0c: blt- cr7,6be0 <_init+0xf40> 0.00 : 6c10: lwz r0,36(r1) 0.00 : 6c14: lwz r26,8(r1) 0.00 : 6c18: lwz r27,12(r1) 0.00 : 6c1c: lwz r28,16(r1) 0.00 : 6c20: mtlr r0 0.00 : 6c24: lwz r29,20(r1) 0.00 : 6c28: lwz r30,24(r1) 0.00 : 6c2c: lwz r31,28(r1) 0.00 : 6c30: addi r1,r1,32 0.00 : 6c34: blr 0.00 : 6c38: stwu r1,-16(r1) 0.00 : 6c3c: mflr r0 0.00 : 6c40: bcl- 20,4*cr7+so,6c44 <_init+0xfa4> 0.00 : 6c44: li r5,55 0.00 : 6c48: stw r30,8(r1) 0.00 : 6c4c: mflr r30 0.00 : 6c50: stw r0,20(r1) 0.00 : 6c54: addis r30,r30,4 0.00 : 6c58: addi r30,r30,16128 0.00 : 6c5c: lwz r6,-32752(r30) 0.00 : 6c60: lwz r3,-32760(r30) 0.00 : 6c64: lwz r4,-32756(r30) 0.00 : 6c68: addi r6,r6,8 0.00 : 6c6c: bl 2a340 <_get_num_possible_cpus+0x24f0> 0.00 : 6c70: stwu r1,-16(r1) 0.00 : 6c74: mflr r0 0.00 : 6c78: bcl- 20,4*cr7+so,6c7c <_init+0xfdc> 0.00 : 6c7c: li r5,55 0.00 : 6c80: stw r30,8(r1) 0.00 : 6c84: mflr r30 0.00 : 6c88: stw r0,20(r1) 0.00 : 6c8c: addis r30,r30,4 0.00 : 6c90: addi r30,r30,16172 0.00 : 6c94: lwz r6,-32760(r30) 0.00 : 6c98: lwz r3,-32748(r30) 0.00 : 6c9c: lwz r4,-32744(r30) 0.00 : 6ca0: addi r6,r6,20 0.00 : 6ca4: bl 2a330 <_get_num_possible_cpus+0x24e0> 0.00 : 6ca8: stwu r1,-16(r1) 0.00 : 6cac: mflr r0 0.00 : 6cb0: bcl- 20,4*cr7+so,6cb4 <_init+0x1014> 0.00 : 6cb4: cmpwi cr7,r3,0 0.00 : 6cb8: stw r30,8(r1) 0.00 : 6cbc: mflr r30 0.00 : 6cc0: stw r0,20(r1) 0.00 : 6cc4: addis r30,r30,4 0.00 : 6cc8: addi r30,r30,16232 0.00 : 6ccc: bne+ cr7,6ce4 <_init+0x1044> 0.00 : 6cd0: lwz r3,-32768(r30) 0.00 : 6cd4: li r5,69 0.00 : 6cd8: lwz r4,-32764(r30) 0.00 : 6cdc: lwz r6,-32760(r30) 0.00 : 6ce0: bl 2a310 <_get_num_possible_cpus+0x24c0> 0.00 : 6ce4: li r0,1 0.00 : 6ce8: lwsync 0.00 : 6cec: lwarx r9,0,r4 0.00 : 6cf0: add r9,r0,r9 0.00 : 6cf4: stwcx. r9,0,r4 0.00 : 6cf8: bne+ 6cec <_init+0x104c> 0.00 : 6cfc: sync 0.00 : 6d00: lwz r0,20(r1) 0.00 : 6d04: lwz r30,8(r1) 0.00 : 6d08: addi r1,r1,16 0.00 : 6d0c: mtlr r0 0.00 : 6d10: blr 0.00 : 6d14: stwu r1,-16(r1) 0.00 : 6d18: mflr r0 0.00 : 6d1c: bcl- 20,4*cr7+so,6d20 <_init+0x1080> 0.00 : 6d20: li r5,86 0.00 : 6d24: stw r30,8(r1) 0.00 : 6d28: mflr r30 0.00 : 6d2c: stw r0,20(r1) 0.00 : 6d30: addis r30,r30,4 0.00 : 6d34: addi r30,r30,16124 0.00 : 6d38: lwz r6,-32760(r30) 0.00 : 6d3c: lwz r3,-32768(r30) 0.00 : 6d40: lwz r4,-32764(r30) 0.00 : 6d44: addi r6,r6,52 0.00 : 6d48: bl 2a310 <_get_num_possible_cpus+0x24c0> 0.00 : 6d4c: stwu r1,-16(r1) 0.00 : 6d50: mflr r0 0.00 : 6d54: bcl- 20,4*cr7+so,6d58 <_init+0x10b8> 0.00 : 6d58: li r5,47 0.00 : 6d5c: stw r30,8(r1) 0.00 : 6d60: mflr r30 0.00 : 6d64: stw r0,20(r1) 0.00 : 6d68: addis r30,r30,4 0.00 : 6d6c: addi r30,r30,16068 0.00 : 6d70: lwz r6,-32760(r30) 0.00 : 6d74: lwz r3,-32768(r30) 0.00 : 6d78: lwz r4,-32764(r30) 0.00 : 6d7c: addi r6,r6,8 0.00 : 6d80: bl 2a310 <_get_num_possible_cpus+0x24c0> 0.00 : 6d84: stwu r1,-16(r1) 0.00 : 6d88: mflr r0 0.00 : 6d8c: bcl- 20,4*cr7+so,6d90 <_init+0x10f0> 0.00 : 6d90: li r5,62 0.00 : 6d94: stw r30,8(r1) 0.00 : 6d98: mflr r30 0.00 : 6d9c: stw r0,20(r1) 0.00 : 6da0: addis r30,r30,4 0.00 : 6da4: addi r30,r30,16012 0.00 : 6da8: lwz r6,-32760(r30) 0.00 : 6dac: lwz r3,-32768(r30) 0.00 : 6db0: lwz r4,-32764(r30) 0.00 : 6db4: addi r6,r6,72 0.00 : 6db8: bl 2a310 <_get_num_possible_cpus+0x24c0> 0.00 : 6dbc: stwu r1,-864(r1) 0.00 : 6dc0: mflr r0 0.00 : 6dc4: bcl- 20,4*cr7+so,6dc8 <_init+0x1128> 0.00 : 6dc8: stw r22,824(r1) 0.00 : 6dcc: stw r23,828(r1) 0.00 : 6dd0: stw r24,832(r1) 0.00 : 6dd4: mr r24,r6 0.00 : 6dd8: stw r25,836(r1) 0.00 : 6ddc: mr r25,r7 0.00 : 6de0: stw r26,840(r1) 0.00 : 6de4: mr r26,r5 0.00 : 6de8: stw r27,844(r1) 0.00 : 6dec: mr r27,r8 0.00 : 6df0: stw r28,848(r1) 0.00 : 6df4: mr r28,r9 0.00 : 6df8: stw r29,852(r1) 0.00 : 6dfc: mr r29,r3 0.00 : 6e00: stw r30,856(r1) 0.00 : 6e04: mflr r30 0.00 : 6e08: stw r31,860(r1) 0.00 : 6e0c: mr r31,r4 0.00 : 6e10: stw r0,868(r1) 0.00 : 6e14: stw r19,812(r1) 4.35 : 6e18: stw r20,816(r1) 0.00 : 6e1c: addis r30,r30,4 0.00 : 6e20: stw r21,820(r1) 0.00 : 6e24: addi r30,r30,15956 0.00 : 6e28: lwz r0,36(r3) 0.00 : 6e2c: mr r3,r5 0.00 : 6e30: mtctr r0 4.35 : 6e34: bctrl 4.35 : 6e38: lwz r9,0(r28) 0.00 : 6e3c: li r10,0 0.00 : 6e40: lwz r11,24(r31) 0.00 : 6e44: mr r23,r4 0.00 : 6e48: mr r22,r3 0.00 : 6e4c: lwz r0,4(r9) 0.00 : 6e50: cmplw cr7,r11,r0 0.00 : 6e54: bge- cr7,6e90 <_init+0x11f0> 0.00 : 6e58: rlwinm r8,r11,3,0,28 0.00 : 6e5c: rlwinm r11,r11,5,0,26 0.00 : 6e60: add r11,r8,r11 0.00 : 6e64: lwz r8,28(r31) 0.00 : 6e68: add r11,r9,r11 0.00 : 6e6c: rlwinm r6,r27,2,0,29 0.00 : 6e70: lwz r7,32(r11) 0.00 : 6e74: addi r11,r11,8 0.00 : 6e78: add r8,r6,r8 0.00 : 6e7c: addi r6,r8,4 0.00 : 6e80: cmplw cr7,r6,r7 0.00 : 6e84: bgt- cr7,6e90 <_init+0x11f0> 0.00 : 6e88: lwz r10,16(r11) 0.00 : 6e8c: add r10,r10,r8 0.00 : 6e90: lwz r11,8(r29) 0.00 : 6e94: lwz r8,0(r10) 0.00 : 6e98: cmpwi cr7,r11,0 0.00 : 6e9c: bne- cr7,6ea4 <_init+0x1204> 0.00 : 6ea0: clrlwi r8,r8,16 0.00 : 6ea4: lwz r10,36(r31) 0.00 : 6ea8: li r11,0 0.00 : 6eac: cmplw cr7,r10,r0 0.00 : 6eb0: bge- cr7,6eec <_init+0x124c> 0.00 : 6eb4: rlwinm r7,r10,3,0,28 0.00 : 6eb8: rlwinm r10,r10,5,0,26 0.00 : 6ebc: add r10,r7,r10 0.00 : 6ec0: lwz r6,40(r31) 0.00 : 6ec4: add r10,r9,r10 0.00 : 6ec8: rlwinm r8,r8,3,0,28 0.00 : 6ecc: lwz r7,32(r10) 0.00 : 6ed0: addi r10,r10,8 0.00 : 6ed4: add r8,r8,r6 0.00 : 6ed8: addi r6,r8,8 0.00 : 6edc: cmplw cr7,r6,r7 0.00 : 6ee0: bgt- cr7,6eec <_init+0x124c> 0.00 : 6ee4: lwz r11,16(r10) 0.00 : 6ee8: add r11,r11,r8 0.00 : 6eec: lwz r10,0(r11) 0.00 : 6ef0: li r8,0 0.00 : 6ef4: cmplw cr7,r10,r0 0.00 : 6ef8: bge- cr7,6f2c <_init+0x128c> 0.00 : 6efc: rlwinm r0,r10,3,0,28 0.00 : 6f00: rlwinm r10,r10,5,0,26 0.00 : 6f04: add r10,r0,r10 0.00 : 6f08: lwz r11,4(r11) 0.00 : 6f0c: add r9,r9,r10 0.00 : 6f10: addi r9,r9,8 0.00 : 6f14: lwz r0,24(r9) 0.00 : 6f18: addi r10,r11,40 0.00 : 6f1c: cmplw cr7,r10,r0 0.00 : 6f20: bgt- cr7,6f2c <_init+0x128c> 0.00 : 6f24: lwz r8,16(r9) 0.00 : 6f28: add r8,r8,r11 0.00 : 6f2c: lwz r0,4(r29) 0.00 : 6f30: cmpwi cr7,r0,0 0.00 : 6f34: beq- cr7,75c4 <_init+0x1924> 0.00 : 6f38: lwz r4,4(r8) 0.00 : 6f3c: addi r5,r31,164 0.00 : 6f40: lwz r3,4(r29) 0.00 : 6f44: bl 22e90 0.00 : 6f48: lwz r11,0(r28) 0.00 : 6f4c: li r9,0 0.00 : 6f50: lwz r0,24(r31) 0.00 : 6f54: lwz r10,4(r11) 0.00 : 6f58: cmplw cr7,r0,r10 0.00 : 6f5c: bge- cr7,6f98 <_init+0x12f8> 0.00 : 6f60: rlwinm r7,r0,3,0,28 0.00 : 6f64: rlwinm r0,r0,5,0,26 0.00 : 6f68: add r7,r7,r0 0.00 : 6f6c: lwz r8,28(r31) 0.00 : 6f70: add r7,r11,r7 0.00 : 6f74: rlwinm r6,r27,2,0,29 0.00 : 6f78: lwz r0,32(r7) 0.00 : 6f7c: addi r7,r7,8 0.00 : 6f80: add r8,r6,r8 0.00 : 6f84: addi r6,r8,4 0.00 : 6f88: cmplw cr7,r6,r0 0.00 : 6f8c: bgt- cr7,6f98 <_init+0x12f8> 0.00 : 6f90: lwz r9,16(r7) 0.00 : 6f94: add r9,r9,r8 0.00 : 6f98: lwz r0,8(r29) 0.00 : 6f9c: lwz r6,0(r9) 0.00 : 6fa0: cmpwi cr7,r0,0 0.00 : 6fa4: bne- cr7,6fac <_init+0x130c> 0.00 : 6fa8: clrlwi r6,r6,16 0.00 : 6fac: lwz r0,36(r31) 0.00 : 6fb0: li r9,0 0.00 : 6fb4: cmplw cr7,r0,r10 0.00 : 6fb8: bge- cr7,6ff4 <_init+0x1354> 0.00 : 6fbc: rlwinm r7,r0,3,0,28 0.00 : 6fc0: rlwinm r0,r0,5,0,26 0.00 : 6fc4: add r7,r7,r0 0.00 : 6fc8: lwz r5,40(r31) 0.00 : 6fcc: add r7,r11,r7 0.00 : 6fd0: rlwinm r8,r6,3,0,28 0.00 : 6fd4: lwz r0,32(r7) 0.00 : 6fd8: addi r7,r7,8 0.00 : 6fdc: add r8,r8,r5 0.00 : 6fe0: addi r6,r8,8 0.00 : 6fe4: cmplw cr7,r6,r0 0.00 : 6fe8: bgt- cr7,6ff4 <_init+0x1354> 0.00 : 6fec: lwz r9,16(r7) 0.00 : 6ff0: add r9,r9,r8 0.00 : 6ff4: lwz r0,0(r9) 0.00 : 6ff8: li r8,0 0.00 : 6ffc: cmplw cr7,r0,r10 0.00 : 7000: bge- cr7,7034 <_init+0x1394> 0.00 : 7004: rlwinm r10,r0,3,0,28 0.00 : 7008: rlwinm r0,r0,5,0,26 0.00 : 700c: add r0,r10,r0 0.00 : 7010: lwz r10,4(r9) 0.00 : 7014: add r11,r11,r0 0.00 : 7018: addi r11,r11,8 0.00 : 701c: lwz r0,24(r11) 0.00 : 7020: addi r7,r10,40 0.00 : 7024: cmplw cr7,r7,r0 0.00 : 7028: bgt- cr7,7034 <_init+0x1394> 0.00 : 702c: lwz r8,16(r11) 0.00 : 7030: add r8,r8,r10 0.00 : 7034: lwz r0,4(r29) 0.00 : 7038: cmpwi cr7,r0,0 4.35 : 703c: beq- cr7,75c4 <_init+0x1924> 0.00 : 7040: lwz r11,0(r28) 0.00 : 7044: lwz r4,8(r8) 0.00 : 7048: li r8,0 0.00 : 704c: lwz r0,0(r9) 0.00 : 7050: lwz r10,4(r11) 0.00 : 7054: cmplw cr7,r0,r10 0.00 : 7058: bge- cr7,708c <_init+0x13ec> 0.00 : 705c: rlwinm r6,r0,3,0,28 0.00 : 7060: rlwinm r0,r0,5,0,26 0.00 : 7064: add r6,r6,r0 0.00 : 7068: lwz r7,4(r9) 0.00 : 706c: add r6,r11,r6 0.00 : 7070: lwz r0,32(r6) 0.00 : 7074: addi r6,r6,8 0.00 : 7078: addi r5,r7,40 0.00 : 707c: cmplw cr7,r5,r0 0.00 : 7080: bgt- cr7,708c <_init+0x13ec> 0.00 : 7084: lwz r8,16(r6) 0.00 : 7088: add r8,r8,r7 0.00 : 708c: lwz r0,0(r9) 0.00 : 7090: li r7,0 0.00 : 7094: cmplw cr7,r0,r10 0.00 : 7098: bge- cr7,70cc <_init+0x142c> 0.00 : 709c: rlwinm r10,r0,3,0,28 0.00 : 70a0: rlwinm r0,r0,5,0,26 0.00 : 70a4: add r0,r10,r0 0.00 : 70a8: lwz r10,4(r9) 0.00 : 70ac: add r11,r11,r0 0.00 : 70b0: addi r11,r11,8 4.35 : 70b4: lwz r0,24(r11) 0.00 : 70b8: addi r6,r10,40 0.00 : 70bc: cmplw cr7,r6,r0 0.00 : 70c0: bgt- cr7,70cc <_init+0x142c> 0.00 : 70c4: lwz r7,16(r11) 0.00 : 70c8: add r7,r7,r10 0.00 : 70cc: lwz r0,4(r29) 0.00 : 70d0: cmpwi cr7,r0,0 4.35 : 70d4: beq- cr7,75c4 <_init+0x1924> 0.00 : 70d8: lwz r11,4(r29) 0.00 : 70dc: lwz r0,4(r7) 0.00 : 70e0: cmpwi cr7,r11,0 0.00 : 70e4: beq- cr7,7514 <_init+0x1874> 0.00 : 70e8: stw r0,8(r8) 0.00 : 70ec: li r10,0 4.35 : 70f0: lwz r11,0(r28) 0.00 : 70f4: lwz r0,0(r9) 0.00 : 70f8: lwz r8,4(r11) 0.00 : 70fc: cmplw cr7,r0,r8 0.00 : 7100: bge- cr7,7134 <_init+0x1494> 0.00 : 7104: rlwinm r8,r0,3,0,28 0.00 : 7108: rlwinm r0,r0,5,0,26 0.00 : 710c: add r0,r8,r0 0.00 : 7110: lwz r9,4(r9) 0.00 : 7114: add r11,r11,r0 0.00 : 7118: addi r11,r11,8 0.00 : 711c: lwz r0,24(r11) 0.00 : 7120: addi r8,r9,40 0.00 : 7124: cmplw cr7,r8,r0 0.00 : 7128: bgt- cr7,7134 <_init+0x1494> 0.00 : 712c: lwz r10,16(r11) 0.00 : 7130: add r10,r10,r9 0.00 : 7134: lwz r0,4(r29) 0.00 : 7138: cmpwi cr7,r0,0 0.00 : 713c: beq- cr7,7514 <_init+0x1874> 0.00 : 7140: li r0,0 0.00 : 7144: stw r0,4(r10) 0.00 : 7148: addi r5,r31,168 0.00 : 714c: lwz r3,4(r29) 0.00 : 7150: bl 22e90 4.35 : 7154: lwz r11,0(r28) 0.00 : 7158: li r8,0 0.00 : 715c: lwz r9,24(r31) 0.00 : 7160: lwz r0,52(r29) 0.00 : 7164: lwz r10,4(r11) 0.00 : 7168: cmplw cr7,r9,r10 0.00 : 716c: bge- cr7,71a8 <_init+0x1508> 0.00 : 7170: rlwinm r7,r9,3,0,28 0.00 : 7174: rlwinm r9,r9,5,0,26 0.00 : 7178: add r9,r7,r9 0.00 : 717c: lwz r7,28(r31) 0.00 : 7180: add r9,r11,r9 0.00 : 7184: rlwinm r5,r27,2,0,29 0.00 : 7188: lwz r6,32(r9) 0.00 : 718c: addi r9,r9,8 0.00 : 7190: add r7,r5,r7 0.00 : 7194: addi r5,r7,4 0.00 : 7198: cmplw cr7,r5,r6 0.00 : 719c: bgt- cr7,71a8 <_init+0x1508> 0.00 : 71a0: lwz r8,16(r9) 0.00 : 71a4: add r8,r8,r7 0.00 : 71a8: lwz r9,8(r29) 0.00 : 71ac: lwz r7,0(r8) 0.00 : 71b0: cmpwi cr7,r9,0 0.00 : 71b4: bne- cr7,71bc <_init+0x151c> 0.00 : 71b8: clrlwi r7,r7,16 0.00 : 71bc: lwz r9,36(r31) 0.00 : 71c0: li r8,0 0.00 : 71c4: cmplw cr7,r9,r10 0.00 : 71c8: bge- cr7,7204 <_init+0x1564> 0.00 : 71cc: rlwinm r6,r9,3,0,28 0.00 : 71d0: rlwinm r9,r9,5,0,26 0.00 : 71d4: add r9,r6,r9 0.00 : 71d8: lwz r5,40(r31) 0.00 : 71dc: add r9,r11,r9 0.00 : 71e0: rlwinm r7,r7,3,0,28 0.00 : 71e4: lwz r6,32(r9) 0.00 : 71e8: addi r9,r9,8 0.00 : 71ec: add r7,r7,r5 0.00 : 71f0: addi r5,r7,8 0.00 : 71f4: cmplw cr7,r5,r6 0.00 : 71f8: bgt- cr7,7204 <_init+0x1564> 0.00 : 71fc: lwz r8,16(r9) 0.00 : 7200: add r8,r8,r7 0.00 : 7204: lwz r7,0(r8) 0.00 : 7208: li r9,0 0.00 : 720c: cmplw cr7,r7,r10 0.00 : 7210: bge- cr7,7244 <_init+0x15a4> 0.00 : 7214: rlwinm r10,r7,3,0,28 0.00 : 7218: rlwinm r7,r7,5,0,26 0.00 : 721c: add r7,r10,r7 0.00 : 7220: lwz r10,4(r8) 0.00 : 7224: add r11,r11,r7 0.00 : 7228: lwz r8,32(r11) 0.00 : 722c: addi r11,r11,8 0.00 : 7230: addi r7,r10,40 0.00 : 7234: cmplw cr7,r7,r8 0.00 : 7238: bgt- cr7,7244 <_init+0x15a4> 0.00 : 723c: lwz r9,16(r11) 0.00 : 7240: add r9,r9,r10 0.00 : 7244: mr r5,r22 0.00 : 7248: mr r6,r23 0.00 : 724c: lwz r8,12(r9) 0.00 : 7250: mtctr r0 0.00 : 7254: mr r3,r31 0.00 : 7258: mr r7,r27 0.00 : 725c: mr r9,r28 0.00 : 7260: bctrl 0.00 : 7264: lwz r0,8(r29) 0.00 : 7268: lwz r22,24(r26) 0.00 : 726c: lwz r23,40(r26) 0.00 : 7270: cmpwi cr7,r0,0 0.00 : 7274: bne- cr7,7448 <_init+0x17a8> 0.00 : 7278: lwz r9,0(r28) 0.00 : 727c: li r11,0 0.00 : 7280: lwz r0,24(r31) 0.00 : 7284: lwz r7,4(r9) 0.00 : 7288: cmplw cr7,r0,r7 0.00 : 728c: bge- cr7,72c8 <_init+0x1628> 0.00 : 7290: rlwinm r8,r0,3,0,28 0.00 : 7294: rlwinm r0,r0,5,0,26 0.00 : 7298: add r8,r8,r0 0.00 : 729c: lwz r10,28(r31) 4.35 : 72a0: add r8,r9,r8 0.00 : 72a4: rlwinm r6,r27,2,0,29 0.00 : 72a8: lwz r0,32(r8) 0.00 : 72ac: addi r8,r8,8 0.00 : 72b0: add r10,r6,r10 0.00 : 72b4: addi r6,r10,4 0.00 : 72b8: cmplw cr7,r6,r0 0.00 : 72bc: bgt- cr7,72c8 <_init+0x1628> 0.00 : 72c0: lwz r11,16(r8) 0.00 : 72c4: add r11,r11,r10 0.00 : 72c8: lwz r0,0(r11) 0.00 : 72cc: andis. r11,r0,1 0.00 : 72d0: beq+ 73c4 <_init+0x1724> 0.00 : 72d4: lwz r0,52(r31) 0.00 : 72d8: li r11,0 0.00 : 72dc: cmplw cr7,r0,r7 0.00 : 72e0: bge- cr7,7314 <_init+0x1674> 0.00 : 72e4: rlwinm r10,r0,3,0,28 0.00 : 72e8: rlwinm r0,r0,5,0,26 0.00 : 72ec: add r0,r10,r0 0.00 : 72f0: add r9,r9,r0 0.00 : 72f4: addi r10,r9,8 0.00 : 72f8: lwz r9,56(r31) 0.00 : 72fc: lwz r0,24(r10) 0.00 : 7300: addi r8,r9,512 0.00 : 7304: cmplw cr7,r8,r0 0.00 : 7308: bgt- cr7,7314 <_init+0x1674> 0.00 : 730c: lwz r11,16(r10) 0.00 : 7310: add r11,r11,r9 0.00 : 7314: li r0,1 0.00 : 7318: lwsync 0.00 : 731c: lwarx r9,0,r11 0.00 : 7320: add r9,r0,r9 0.00 : 7324: stwcx. r9,0,r11 0.00 : 7328: bne+ 731c <_init+0x167c> 0.00 : 732c: sync 0.00 : 7330: bl 29950 <_get_num_possible_cpus+0x1b00> 0.00 : 7334: addi r21,r1,272 0.00 : 7338: mr r20,r3 0.00 : 733c: lwz r19,0(r3) 0.00 : 7340: bl 291b0 <_get_num_possible_cpus+0x1360> 0.00 : 7344: stw r3,792(r1) 0.00 : 7348: bl 22254 0.00 : 734c: li r4,512 0.00 : 7350: lwz r10,-32760(r30) 0.00 : 7354: mr r7,r3 0.00 : 7358: lwz r5,-32728(r30) 0.00 : 735c: mr r3,r21 0.00 : 7360: lwz r8,-32732(r30) 0.00 : 7364: li r9,376 0.00 : 7368: lwz r6,792(r1) 0.00 : 736c: addi r10,r10,104 0.00 : 7370: crclr 4*cr1+eq 0.00 : 7374: bl 29f40 <_get_num_possible_cpus+0x20f0> 0.00 : 7378: li r0,0 0.00 : 737c: mr r5,r21 0.00 : 7380: stb r0,783(r1) 0.00 : 7384: lwz r0,0(r5) 0.00 : 7388: lwz r9,4(r5) 0.00 : 738c: .long 0x7c00489d 0.00 : 7390: bne- 739c <_init+0x16fc> 0.00 : 7394: addi r5,r5,8 0.00 : 7398: b 7384 <_init+0x16e4> 0.00 : 739c: add r5,r5,r0 0.00 : 73a0: li r3,2 0.00 : 73a4: subf r5,r21,r5 0.00 : 73a8: addi r4,r1,272 0.00 : 73ac: addi r5,r5,-1 0.00 : 73b0: bl 28750 <_get_num_possible_cpus+0x900> 0.00 : 73b4: stw r19,0(r20) 0.00 : 73b8: lwz r9,-32748(r30) 0.00 : 73bc: lwz r3,0(r9) 0.00 : 73c0: bl 28930 <_get_num_possible_cpus+0xae0> 4.35 : 73c4: sync 4.35 : 73c8: lwz r9,0(r28) 0.00 : 73cc: li r11,0 0.00 : 73d0: lwz r0,24(r31) 0.00 : 73d4: lwz r10,4(r9) 0.00 : 73d8: cmplw cr7,r0,r10 0.00 : 73dc: bge- cr7,7418 <_init+0x1778> 0.00 : 73e0: rlwinm r10,r0,3,0,28 0.00 : 73e4: rlwinm r0,r0,5,0,26 0.00 : 73e8: add r0,r10,r0 0.00 : 73ec: lwz r10,28(r31) 0.00 : 73f0: add r9,r9,r0 0.00 : 73f4: rlwinm r8,r27,2,0,29 0.00 : 73f8: lwz r0,32(r9) 0.00 : 73fc: addi r9,r9,8 0.00 : 7400: add r10,r8,r10 0.00 : 7404: addi r8,r10,4 0.00 : 7408: cmplw cr7,r8,r0 0.00 : 740c: bgt- cr7,7418 <_init+0x1778> 0.00 : 7410: lwz r11,16(r9) 0.00 : 7414: add r11,r11,r10 0.00 : 7418: lwz r0,8(r29) 0.00 : 741c: cmpwi cr7,r0,0 0.00 : 7420: bne- cr7,7448 <_init+0x17a8> 0.00 : 7424: lwz r9,0(r11) 0.00 : 7428: neg r0,r22 0.00 : 742c: and r0,r24,r0 0.00 : 7430: srw r0,r0,r23 0.00 : 7434: rlwinm r0,r0,17,0,14 0.00 : 7438: clrlwi r9,r9,15 0.00 : 743c: oris r0,r0,1 0.00 : 7440: or r0,r0,r9 0.00 : 7444: stw r0,0(r11) 0.00 : 7448: sync 0.00 : 744c: lwz r9,0(r28) 0.00 : 7450: li r11,0 0.00 : 7454: lwz r0,136(r31) 0.00 : 7458: lwz r10,4(r9) 0.00 : 745c: cmplw cr7,r0,r10 0.00 : 7460: bge- cr7,749c <_init+0x17fc> 0.00 : 7464: rlwinm r10,r0,3,0,28 0.00 : 7468: rlwinm r0,r0,5,0,26 0.00 : 746c: add r0,r10,r0 0.00 : 7470: lwz r10,140(r31) 0.00 : 7474: add r9,r9,r0 0.00 : 7478: rlwinm r8,r27,8,0,23 0.00 : 747c: addi r9,r9,8 0.00 : 7480: lwz r0,24(r9) 0.00 : 7484: add r10,r8,r10 0.00 : 7488: addi r8,r10,256 0.00 : 748c: cmplw cr7,r8,r0 0.00 : 7490: bgt- cr7,749c <_init+0x17fc> 0.00 : 7494: lwz r11,16(r9) 0.00 : 7498: add r11,r11,r10 0.00 : 749c: lwz r0,4(r29) 0.00 : 74a0: cmpwi cr7,r0,0 0.00 : 74a4: beq- cr7,7514 <_init+0x1874> 0.00 : 74a8: stw r25,0(r11) 0.00 : 74ac: lwz r0,20(r29) 0.00 : 74b0: cmpwi cr7,r0,1 0.00 : 74b4: bne+ cr7,751c <_init+0x187c> 0.00 : 74b8: lwz r10,0(r28) 0.00 : 74bc: li r9,0 0.00 : 74c0: lwz r0,4(r31) 0.00 : 74c4: lwz r11,4(r10) 0.00 : 74c8: cmplw cr7,r0,r11 0.00 : 74cc: bge- cr7,7508 <_init+0x1868> 0.00 : 74d0: rlwinm r11,r0,3,0,28 0.00 : 74d4: rlwinm r0,r0,5,0,26 0.00 : 74d8: add r11,r11,r0 0.00 : 74dc: lwz r8,8(r31) 0.00 : 74e0: add r11,r10,r11 0.00 : 74e4: rlwinm r27,r27,8,0,23 0.00 : 74e8: addi r11,r11,8 0.00 : 74ec: lwz r0,24(r11) 0.00 : 74f0: add r27,r27,r8 0.00 : 74f4: addi r10,r27,256 0.00 : 74f8: cmplw cr7,r10,r0 0.00 : 74fc: bgt- cr7,7508 <_init+0x1868> 0.00 : 7500: lwz r9,16(r11) 0.00 : 7504: add r9,r9,r27 0.00 : 7508: lwz r0,4(r29) 0.00 : 750c: cmpwi cr7,r0,0 0.00 : 7510: bne+ cr7,7518 <_init+0x1878> 0.00 : 7514: bl 229f4 0.00 : 7518: stw r25,4(r9) 0.00 : 751c: lwz r0,28(r29) 0.00 : 7520: cmpwi cr7,r0,1 0.00 : 7524: bne+ cr7,77ec <_init+0x1b4c> 0.00 : 7528: lwz r0,144(r31) 0.00 : 752c: cmpwi cr7,r0,0 4.35 : 7530: bne- cr7,7540 <_init+0x18a0> 0.00 : 7534: lwz r0,148(r31) 0.00 : 7538: cmpwi cr7,r0,0 0.00 : 753c: beq- cr7,77ec <_init+0x1b4c> 0.00 : 7540: lwz r7,0(r28) 0.00 : 7544: li r11,0 0.00 : 7548: lwz r9,12(r31) 0.00 : 754c: lwz r0,136(r31) 0.00 : 7550: lwz r10,24(r26) 0.00 : 7554: lwz r8,4(r7) 0.00 : 7558: lwz r5,32(r26) 0.00 : 755c: cmplw cr7,r0,r8 0.00 : 7560: bge- cr7,75a8 <_init+0x1908> 0.00 : 7564: rlwinm r8,r0,3,0,28 0.00 : 7568: rlwinm r0,r0,5,0,26 0.00 : 756c: add r8,r8,r0 0.00 : 7570: lwz r6,140(r31) 0.00 : 7574: add r8,r7,r8 0.00 : 7578: addi r10,r10,-1 0.00 : 757c: addi r8,r8,8 8.70 : 7580: and r10,r10,r9 0.00 : 7584: srw r10,r10,r5 0.00 : 7588: lwz r0,24(r8) 0.00 : 758c: rlwinm r10,r10,8,0,23 0.00 : 7590: add r10,r10,r6 0.00 : 7594: addi r7,r10,256 0.00 : 7598: cmplw cr7,r7,r0 0.00 : 759c: bgt- cr7,75a8 <_init+0x1908> 0.00 : 75a0: lwz r11,16(r8) 0.00 : 75a4: add r11,r11,r10 0.00 : 75a8: lwz r0,4(r29) 0.00 : 75ac: cmpwi cr7,r0,0 0.00 : 75b0: beq- cr7,75c4 <_init+0x1924> 0.00 : 75b4: lwz r0,4(r29) 0.00 : 75b8: lwz r10,0(r11) 0.00 : 75bc: cmpwi cr7,r0,0 0.00 : 75c0: bne+ cr7,75dc <_init+0x193c> 0.00 : 75c4: lwz r6,-32760(r30) 0.00 : 75c8: li r5,47 0.00 : 75cc: lwz r3,-32768(r30) 0.00 : 75d0: lwz r4,-32764(r30) 0.00 : 75d4: addi r6,r6,8 0.00 : 75d8: bl 2a310 <_get_num_possible_cpus+0x24c0> 4.35 : 75dc: lwz r11,24(r26) 0.00 : 75e0: lwz r0,28(r26) 0.00 : 75e4: lwz r7,4(r26) 0.00 : 75e8: lwz r8,36(r26) 0.00 : 75ec: neg r11,r11 0.00 : 75f0: subf r10,r0,r10 0.00 : 75f4: and r11,r11,r9 0.00 : 75f8: and r10,r10,r7 0.00 : 75fc: srw r11,r11,r8 4.35 : 7600: cmpw cr7,r10,r11 0.00 : 7604: lwz r11,0(r31) 0.00 : 7608: bne+ cr7,77ec <_init+0x1b4c> 0.00 : 760c: neg r0,r0 0.00 : 7610: and r11,r0,r11 0.00 : 7614: and r0,r0,r9 0.00 : 7618: cmpw cr7,r11,r0 0.00 : 761c: bne+ cr7,77c8 <_init+0x1b28> 0.00 : 7620: b 77ec <_init+0x1b4c> 0.00 : 7624: rlwinm r11,r0,3,0,28 0.00 : 7628: rlwinm r0,r0,5,0,26 0.00 : 762c: add r0,r11,r0 0.00 : 7630: add r9,r9,r0 0.00 : 7634: lwz r29,20(r9) 0.00 : 7638: cmpwi cr7,r29,0 0.00 : 763c: blt- cr7,77ec <_init+0x1b4c> 0.00 : 7640: addi r3,r1,144 0.00 : 7644: bl 29da0 <_get_num_possible_cpus+0x1f50> 4.35 : 7648: cmpwi cr7,r3,0 0.00 : 764c: beq+ cr7,7668 <_init+0x19c8> 0.00 : 7650: lwz r6,-32760(r30) 0.00 : 7654: li r5,432 0.00 : 7658: lwz r3,-32724(r30) 0.00 : 765c: lwz r4,-32720(r30) 0.00 : 7660: addi r6,r6,140 0.00 : 7664: bl 2a310 <_get_num_possible_cpus+0x24c0> 0.00 : 7668: addi r3,r1,144 0.00 : 766c: bl 28e10 <_get_num_possible_cpus+0xfc0> 0.00 : 7670: cmpwi cr7,r3,0 0.00 : 7674: beq+ cr7,7690 <_init+0x19f0> 0.00 : 7678: lwz r6,-32760(r30) 0.00 : 767c: li r5,441 0.00 : 7680: lwz r3,-32724(r30) 0.00 : 7684: lwz r4,-32720(r30) 0.00 : 7688: addi r6,r6,140 0.00 : 768c: bl 2a310 <_get_num_possible_cpus+0x24c0> 4.35 : 7690: addi r3,r1,144 0.00 : 7694: li r4,13 0.00 : 7698: bl 28fa0 <_get_num_possible_cpus+0x1150> 0.00 : 769c: mr. r27,r3 0.00 : 76a0: bne+ 7724 <_init+0x1a84> 0.00 : 76a4: addi r3,r1,272 0.00 : 76a8: bl 29da0 <_get_num_possible_cpus+0x1f50> 0.00 : 76ac: cmpwi cr7,r3,0 0.00 : 76b0: beq+ cr7,76cc <_init+0x1a2c> 0.00 : 76b4: lwz r6,-32760(r30) 0.00 : 76b8: li r5,450 0.00 : 76bc: lwz r3,-32724(r30) 0.00 : 76c0: lwz r4,-32720(r30) 0.00 : 76c4: addi r6,r6,140 0.00 : 76c8: bl 2a310 <_get_num_possible_cpus+0x24c0> 4.35 : 76cc: addi r3,r1,272 0.00 : 76d0: li r4,13 0.00 : 76d4: bl 29790 <_get_num_possible_cpus+0x1940> 0.00 : 76d8: cmpwi cr7,r3,0 0.00 : 76dc: beq+ cr7,76f8 <_init+0x1a58> 0.00 : 76e0: lwz r6,-32760(r30) 0.00 : 76e4: li r5,452 0.00 : 76e8: lwz r3,-32724(r30) 0.00 : 76ec: lwz r4,-32720(r30) 0.00 : 76f0: addi r6,r6,140 0.00 : 76f4: bl 2a310 <_get_num_possible_cpus+0x24c0> 0.00 : 76f8: addi r4,r1,272 0.00 : 76fc: addi r5,r1,16 0.00 : 7700: bl 29120 <_get_num_possible_cpus+0x12d0> 0.00 : 7704: cmpwi cr7,r3,0 0.00 : 7708: beq+ cr7,7724 <_init+0x1a84> 0.00 : 770c: lwz r6,-32760(r30) 0.00 : 7710: li r5,454 0.00 : 7714: lwz r3,-32724(r30) 0.00 : 7718: lwz r4,-32720(r30) 0.00 : 771c: addi r6,r6,140 0.00 : 7720: bl 2a310 <_get_num_possible_cpus+0x24c0> 0.00 : 7724: lwz r28,-32716(r30) 0.00 : 7728: mr r3,r29 0.00 : 772c: mr r4,r28 0.00 : 7730: li r5,1 0.00 : 7734: bl 295e0 <_get_num_possible_cpus+0x1790> 0.00 : 7738: cmpwi cr7,r3,-1 0.00 : 773c: bne- cr7,7790 <_init+0x1af0> 0.00 : 7740: bl 29950 <_get_num_possible_cpus+0x1b00> 0.00 : 7744: lwz r0,0(r3) 0.00 : 7748: mr r31,r3 0.00 : 774c: cmpwi cr7,r0,4 0.00 : 7750: beq- cr7,7728 <_init+0x1a88> 0.00 : 7754: b 77e0 <_init+0x1b40> 0.00 : 7758: cmpwi cr7,r27,0 0.00 : 775c: bne- cr7,77ec <_init+0x1b4c> 0.00 : 7760: stw r27,8(r1) 0.00 : 7764: stw r27,12(r1) 0.00 : 7768: addi r3,r1,272 0.00 : 776c: li r4,0 0.00 : 7770: addi r5,r1,8 0.00 : 7774: bl 289f0 <_get_num_possible_cpus+0xba0> 0.00 : 7778: cmpwi cr7,r3,-1 0.00 : 777c: bne- cr7,7798 <_init+0x1af8> 0.00 : 7780: lwz r0,0(r31) 0.00 : 7784: cmpwi cr7,r0,4 0.00 : 7788: beq- cr7,7768 <_init+0x1ac8> 0.00 : 778c: b 7798 <_init+0x1af8> 0.00 : 7790: cmpwi cr7,r27,0 0.00 : 7794: bne+ cr7,77ec <_init+0x1b4c> 0.00 : 7798: li r3,2 0.00 : 779c: addi r4,r1,16 0.00 : 77a0: li r5,0 0.00 : 77a4: bl 29120 <_get_num_possible_cpus+0x12d0> 0.00 : 77a8: cmpwi cr7,r3,0 0.00 : 77ac: beq+ cr7,77ec <_init+0x1b4c> 0.00 : 77b0: lwz r6,-32760(r30) 0.00 : 77b4: li r5,468 0.00 : 77b8: lwz r3,-32724(r30) 0.00 : 77bc: lwz r4,-32720(r30) 0.00 : 77c0: addi r6,r6,140 0.00 : 77c4: bl 2a310 <_get_num_possible_cpus+0x24c0> 4.35 : 77c8: lwz r9,0(r28) 0.00 : 77cc: lwz r0,192(r31) 0.00 : 77d0: lwz r11,4(r9) 0.00 : 77d4: cmplw cr7,r0,r11 4.35 : 77d8: blt- cr7,7624 <_init+0x1984> 0.00 : 77dc: b 77ec <_init+0x1b4c> 0.00 : 77e0: cmpwi cr7,r0,32 0.00 : 77e4: bne- cr7,7790 <_init+0x1af0> 0.00 : 77e8: b 7758 <_init+0x1ab8> 0.00 : 77ec: lwz r0,868(r1) 0.00 : 77f0: lwz r19,812(r1) 0.00 : 77f4: lwz r20,816(r1) 0.00 : 77f8: lwz r21,820(r1) 0.00 : 77fc: mtlr r0 8.70 : 7800: lwz r22,824(r1) 0.00 : 7804: lwz r23,828(r1) 0.00 : 7808: lwz r24,832(r1) 0.00 : 780c: lwz r25,836(r1) 0.00 : 7810: lwz r26,840(r1) 0.00 : 7814: lwz r27,844(r1) 0.00 : 7818: lwz r28,848(r1) 0.00 : 781c: lwz r29,852(r1) 0.00 : 7820: lwz r30,856(r1) 0.00 : 7824: lwz r31,860(r1) 0.00 : 7828: addi r1,r1,864 0.00 : 782c: blr Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 0008e9c4 : 27.27 : 8e9c4: cmplwi cr1,r5,4 0.00 : 8e9c8: andi. r7,r3,3 0.00 : 8e9cc: mr r6,r3 13.64 : 8e9d0: ble- cr1,8eb60 0.00 : 8e9d4: cmplwi cr5,r5,31 0.00 : 8e9d8: rlwimi r4,r4,8,16,23 9.09 : 8e9dc: beq+ 8ea00 0.00 : 8e9e0: mtcrf 1,r3 0.00 : 8e9e4: subfic r7,r7,4 0.00 : 8e9e8: add r6,r6,r7 0.00 : 8e9ec: subf r5,r7,r5 0.00 : 8e9f0: bns+ cr7,8e9fc 0.00 : 8e9f4: stb r4,0(r3) 0.00 : 8e9f8: beq- cr7,8ea00 0.00 : 8e9fc: sth r4,-2(r6) 0.00 : 8ea00: mtcrf 1,r5 0.00 : 8ea04: rlwimi r4,r4,16,0,15 22.73 : 8ea08: ble- cr5,8eba0 0.00 : 8ea0c: andi. r7,r6,28 0.00 : 8ea10: subfic r7,r7,32 0.00 : 8ea14: beq- 8ea54 0.00 : 8ea18: mtcrf 1,r7 0.00 : 8ea1c: add r6,r6,r7 0.00 : 8ea20: subf r5,r7,r5 0.00 : 8ea24: cmplwi cr1,r7,16 0.00 : 8ea28: mr r8,r6 0.00 : 8ea2c: bge- cr7,8ea38 0.00 : 8ea30: stw r4,-4(r8) 0.00 : 8ea34: stwu r4,-8(r8) 0.00 : 8ea38: blt- cr1,8ea4c 0.00 : 8ea3c: stw r4,-4(r8) 0.00 : 8ea40: stw r4,-8(r8) 0.00 : 8ea44: stw r4,-12(r8) 0.00 : 8ea48: stwu r4,-16(r8) 0.00 : 8ea4c: ble- cr7,8ea54 0.00 : 8ea50: stw r4,-4(r8) 0.00 : 8ea54: cmplwi cr1,r4,0 0.00 : 8ea58: rlwinm. r7,r5,0,0,26 0.00 : 8ea5c: mtcrf 1,r5 0.00 : 8ea60: beq- cr1,8ec00 0.00 : 8ea64: rlwinm r0,r7,27,5,31 0.00 : 8ea68: mtctr r0 0.00 : 8ea6c: beq- 8eba0 0.00 : 8ea70: clrlwi. r5,r5,27 0.00 : 8ea74: add r6,r6,r7 0.00 : 8ea78: li r8,-64 0.00 : 8ea7c: bdz- 8eab0 0.00 : 8ea80: dcbtst r8,r6 0.00 : 8ea84: stw r4,-4(r6) 0.00 : 8ea88: stw r4,-8(r6) 0.00 : 8ea8c: stw r4,-12(r6) 0.00 : 8ea90: stw r4,-16(r6) 0.00 : 8ea94: nop 0.00 : 8ea98: stw r4,-20(r6) 0.00 : 8ea9c: stw r4,-24(r6) 0.00 : 8eaa0: nop 0.00 : 8eaa4: stw r4,-28(r6) 0.00 : 8eaa8: stwu r4,-32(r6) 0.00 : 8eaac: bdnz+ 8ea80 4.55 : 8eab0: stw r4,-4(r6) 0.00 : 8eab4: stw r4,-8(r6) 0.00 : 8eab8: stw r4,-12(r6) 0.00 : 8eabc: stw r4,-16(r6) 0.00 : 8eac0: stw r4,-20(r6) 0.00 : 8eac4: cmplwi cr1,r5,16 0.00 : 8eac8: stw r4,-24(r6) 0.00 : 8eacc: stw r4,-28(r6) 0.00 : 8ead0: stwu r4,-32(r6) 0.00 : 8ead4: beqlr 0.00 : 8ead8: add r6,r6,r7 0.00 : 8eadc: b 8eba4 0.00 : 8eae0: nop 0.00 : 8eae4: clrlwi r5,r5,27 0.00 : 8eae8: mtcrf 2,r7 0.00 : 8eaec: rlwinm. r0,r7,25,7,31 0.00 : 8eaf0: mtctr r0 0.00 : 8eaf4: li r7,32 0.00 : 8eaf8: li r8,-64 0.00 : 8eafc: cmplwi cr1,r5,16 0.00 : 8eb00: bne- cr6,8eb0c 0.00 : 8eb04: dcbz r0,r6 0.00 : 8eb08: addi r6,r6,32 0.00 : 8eb0c: li r9,-32 0.00 : 8eb10: ble- cr6,8eb20 0.00 : 8eb14: dcbz r0,r6 0.00 : 8eb18: dcbz r7,r6 0.00 : 8eb1c: addi r6,r6,64 0.00 : 8eb20: cmplwi cr5,r5,0 0.00 : 8eb24: beq- 8eba0 0.00 : 8eb28: dcbz r0,r6 0.00 : 8eb2c: dcbz r7,r6 0.00 : 8eb30: addi r6,r6,128 0.00 : 8eb34: dcbz r8,r6 0.00 : 8eb38: dcbz r9,r6 0.00 : 8eb3c: bdnz+ 8eb28 0.00 : 8eb40: beqlr cr5 0.00 : 8eb44: b 8eba4 0.00 : 8eb48: b 8eb60 0.00 : 8eb4c: nop 0.00 : 8eb50: nop 0.00 : 8eb54: nop 0.00 : 8eb58: nop 0.00 : 8eb5c: nop 0.00 : 8eb60: cmplwi cr5,r5,1 0.00 : 8eb64: cmplwi cr1,r5,3 0.00 : 8eb68: bltlr cr5 0.00 : 8eb6c: stb r4,0(r6) 0.00 : 8eb70: beqlr cr5 0.00 : 8eb74: nop 0.00 : 8eb78: stb r4,1(r6) 0.00 : 8eb7c: bltlr cr1 0.00 : 8eb80: stb r4,2(r6) 0.00 : 8eb84: beqlr cr1 0.00 : 8eb88: nop 0.00 : 8eb8c: stb r4,3(r6) 0.00 : 8eb90: blr 0.00 : 8eb94: nop 0.00 : 8eb98: nop 0.00 : 8eb9c: nop 4.55 : 8eba0: cmplwi cr1,r5,16 0.00 : 8eba4: add r6,r6,r5 0.00 : 8eba8: bso- cr7,8ebc8 4.55 : 8ebac: beq- cr7,8ebd0 0.00 : 8ebb0: bgt- cr7,8ebd8 4.55 : 8ebb4: bge- cr1,8ebe0 0.00 : 8ebb8: bgelr cr7 0.00 : 8ebbc: stw r4,-4(r6) 0.00 : 8ebc0: stw r4,-8(r6) 0.00 : 8ebc4: blr 0.00 : 8ebc8: stbu r4,-1(r6) 0.00 : 8ebcc: bne- cr7,8ebb0 0.00 : 8ebd0: sthu r4,-2(r6) 0.00 : 8ebd4: ble- cr7,8ebb4 0.00 : 8ebd8: stwu r4,-4(r6) 0.00 : 8ebdc: blt- cr1,8ebf0 4.55 : 8ebe0: stw r4,-4(r6) 0.00 : 8ebe4: stw r4,-8(r6) 0.00 : 8ebe8: stw r4,-12(r6) 0.00 : 8ebec: stwu r4,-16(r6) 0.00 : 8ebf0: bgelr cr7 4.55 : 8ebf4: stw r4,-4(r6) 0.00 : 8ebf8: stw r4,-8(r6) 0.00 : 8ebfc: blr 0.00 : 8ec00: mflr r0 0.00 : 8ec04: beq+ 8eba0 0.00 : 8ec08: bcl- 20,4*cr7+so,8ec0c 0.00 : 8ec0c: mflr r9 0.00 : 8ec10: addis r9,r9,15 0.00 : 8ec14: lwz r8,-19064(r9) 0.00 : 8ec18: mtlr r0 0.00 : 8ec1c: cmplwi cr1,r8,0 0.00 : 8ec20: beq+ cr1,8ea64 0.00 : 8ec24: cmplwi cr1,r8,32 0.00 : 8ec28: beq+ cr1,8eae4 0.00 : 8ec2c: dcbtst r0,r6 0.00 : 8ec30: addi r9,r8,-1 0.00 : 8ec34: cmplwi cr1,r5,32 0.00 : 8ec38: and. r0,r9,r6 0.00 : 8ec3c: blt- cr1,8ec88 0.00 : 8ec40: beq- 8ec70 0.00 : 8ec44: addi r6,r6,32 0.00 : 8ec48: addi r5,r5,-32 0.00 : 8ec4c: stw r4,-32(r6) 0.00 : 8ec50: stw r4,-28(r6) 0.00 : 8ec54: stw r4,-24(r6) 0.00 : 8ec58: stw r4,-20(r6) 0.00 : 8ec5c: stw r4,-16(r6) 0.00 : 8ec60: stw r4,-12(r6) 0.00 : 8ec64: stw r4,-8(r6) 0.00 : 8ec68: stw r4,-4(r6) 0.00 : 8ec6c: b 8ec34 0.00 : 8ec70: cmplw cr1,r5,r8 0.00 : 8ec74: blt- cr1,8ec88 0.00 : 8ec78: dcbz r0,r6 0.00 : 8ec7c: subf r5,r8,r5 0.00 : 8ec80: add r6,r6,r8 0.00 : 8ec84: b 8ec70 0.00 : 8ec88: rlwinm. r7,r5,0,0,26 0.00 : 8ec8c: b 8ea64 Percent | Source code & Disassembly of liblttng-ust.so.0.0.0 ------------------------------------------------ : : : : Disassembly of section .text: : : 00025d54 : 5.56 : 25d54: stwu r1,-80(r1) 0.00 : 25d58: mflr r0 0.00 : 25d5c: bcl- 20,4*cr7+so,25d60 0.00 : 25d60: stw r29,68(r1) 0.00 : 25d64: mr r29,r3 0.00 : 25d68: stw r30,72(r1) 0.00 : 25d6c: mflr r30 0.00 : 25d70: stw r0,84(r1) 0.00 : 25d74: stw r22,40(r1) 0.00 : 25d78: stw r23,44(r1) 0.00 : 25d7c: stw r24,48(r1) 0.00 : 25d80: addis r30,r30,2 0.00 : 25d84: stw r25,52(r1) 0.00 : 25d88: addi r30,r30,20156 0.00 : 25d8c: stw r26,56(r1) 0.00 : 25d90: stw r27,60(r1) 0.00 : 25d94: stw r28,64(r1) 0.00 : 25d98: stw r31,76(r1) 0.00 : 25d9c: lwz r31,0(r3) 0.00 : 25da0: lwz r27,8(r3) 0.00 : 25da4: lwz r0,72(r31) 0.00 : 25da8: cmpwi cr7,r0,0 0.00 : 25dac: bne- cr7,25df4 0.00 : 25db0: lwz r11,20(r3) 0.00 : 25db4: li r28,0 0.00 : 25db8: lwz r9,0(r27) 0.00 : 25dbc: addi r11,r11,58 5.56 : 25dc0: rlwinm r11,r11,3,0,28 0.00 : 25dc4: lwz r8,4(r9) 0.00 : 25dc8: add r11,r31,r11 0.00 : 25dcc: lwz r0,32(r11) 0.00 : 25dd0: addi r10,r11,32 0.00 : 25dd4: cmplw cr7,r0,r8 0.00 : 25dd8: bge- cr7,25e3c 0.00 : 25ddc: rlwinm r11,r0,3,0,28 0.00 : 25de0: rlwinm r0,r0,5,0,26 0.00 : 25de4: add r11,r11,r0 0.00 : 25de8: add r11,r9,r11 0.00 : 25dec: lwz r9,4(r10) 0.00 : 25df0: b 25e20 0.00 : 25df4: lwz r9,0(r27) 0.00 : 25df8: li r28,0 0.00 : 25dfc: lwz r0,496(r31) 0.00 : 25e00: lwz r11,4(r9) 0.00 : 25e04: cmplw cr7,r0,r11 0.00 : 25e08: bge- cr7,25e3c 0.00 : 25e0c: rlwinm r11,r0,3,0,28 0.00 : 25e10: rlwinm r0,r0,5,0,26 0.00 : 25e14: add r11,r11,r0 0.00 : 25e18: add r11,r9,r11 0.00 : 25e1c: lwz r9,500(r31) 0.00 : 25e20: lwz r0,32(r11) 0.00 : 25e24: addi r10,r9,512 0.00 : 25e28: addi r11,r11,8 0.00 : 25e2c: cmplw cr7,r10,r0 0.00 : 25e30: bgt- cr7,25e3c 0.00 : 25e34: lwz r28,16(r11) 0.00 : 25e38: add r28,r28,r9 0.00 : 25e3c: li r0,0 0.00 : 25e40: stw r28,24(r29) 0.00 : 25e44: stw r0,24(r1) 0.00 : 25e48: mr r3,r28 0.00 : 25e4c: mr r4,r31 0.00 : 25e50: addi r5,r1,8 0.00 : 25e54: mr r6,r29 0.00 : 25e58: bl 223f0 0.00 : 25e5c: mr. r26,r3 0.00 : 25e60: bne- 25f5c 0.00 : 25e64: lwz r0,76(r31) 0.00 : 25e68: lwz r11,16(r1) 0.00 : 25e6c: lwz r9,12(r1) 0.00 : 25e70: cmpwi cr7,r0,0 0.00 : 25e74: beq- cr7,260b4 0.00 : 25e78: lwsync 5.56 : 25e7c: lwarx r0,0,r28 0.00 : 25e80: cmpw r0,r11 0.00 : 25e84: bne- 25e94 0.00 : 25e88: stwcx. r9,0,r28 5.56 : 25e8c: bne+ 25e7c 0.00 : 25e90: sync 0.00 : 25e94: lwz r9,16(r1) 0.00 : 25e98: cmpw cr7,r9,r0 0.00 : 25e9c: bne+ cr7,25e48 0.00 : 25ea0: lwz r0,104(r31) 0.00 : 25ea4: lwz r9,40(r29) 0.00 : 25ea8: lwz r11,44(r29) 0.00 : 25eac: cmpwi cr7,r0,0 0.00 : 25eb0: beq- cr7,25ed8 0.00 : 25eb4: cmpwi cr7,r0,64 0.00 : 25eb8: beq- cr7,25ed8 0.00 : 25ebc: lwz r10,76(r31) 0.00 : 25ec0: cmpwi cr7,r10,0 0.00 : 25ec4: beq- cr7,264ac 0.00 : 25ec8: addic. r10,r0,-32 0.00 : 25ecc: blt- 26098 0.00 : 25ed0: srw r9,r9,r10 0.00 : 25ed4: stw r9,20(r28) 0.00 : 25ed8: lwz r8,12(r1) 0.00 : 25edc: addi r5,r28,12 0.00 : 25ee0: addi r8,r8,-1 0.00 : 25ee4: lwz r10,28(r31) 0.00 : 25ee8: lwz r11,12(r28) 0.00 : 25eec: lwz r9,24(r31) 0.00 : 25ef0: neg r0,r10 0.00 : 25ef4: and r6,r0,r8 0.00 : 25ef8: and r7,r0,r11 0.00 : 25efc: subf r7,r7,r6 5.56 : 25f00: cmplw cr7,r7,r9 0.00 : 25f04: bge- cr7,260b8 0.00 : 25f08: lwz r0,80(r31) 0.00 : 25f0c: addi r8,r28,24 0.00 : 25f10: lwz r10,12(r1) 0.00 : 25f14: lwz r11,32(r31) 0.00 : 25f18: cmpwi cr7,r0,0 0.00 : 25f1c: beq- cr7,25f98 0.00 : 25f20: lwz r0,28(r1) 0.00 : 25f24: addi r25,r31,72 0.00 : 25f28: andis. r9,r0,4096 5.56 : 25f2c: bne- 26478 0.00 : 25f30: cmpwi cr7,r0,0 0.00 : 25f34: blt- cr7,26318 0.00 : 25f38: andis. r9,r0,16384 0.00 : 25f3c: bne- 260ec 0.00 : 25f40: lwz r0,8(r1) 0.00 : 25f44: lwz r9,20(r1) 0.00 : 25f48: stw r0,36(r29) 0.00 : 25f4c: add r0,r9,r0 0.00 : 25f50: lwz r9,24(r1) 0.00 : 25f54: stw r0,32(r29) 0.00 : 25f58: stw r9,28(r29) 0.00 : 25f5c: lwz r0,84(r1) 0.00 : 25f60: mr r3,r26 0.00 : 25f64: lwz r22,40(r1) 0.00 : 25f68: lwz r23,44(r1) 0.00 : 25f6c: lwz r24,48(r1) 0.00 : 25f70: mtlr r0 0.00 : 25f74: lwz r25,52(r1) 0.00 : 25f78: lwz r26,56(r1) 0.00 : 25f7c: lwz r27,60(r1) 0.00 : 25f80: lwz r28,64(r1) 0.00 : 25f84: lwz r29,68(r1) 0.00 : 25f88: lwz r30,72(r1) 0.00 : 25f8c: lwz r31,76(r1) 0.00 : 25f90: addi r1,r1,80 0.00 : 25f94: blr 11.11 : 25f98: lwz r6,0(r27) 0.00 : 25f9c: addi r9,r9,-1 0.00 : 25fa0: lwz r0,24(r28) 0.00 : 25fa4: addi r10,r10,-1 0.00 : 25fa8: and r9,r9,r10 0.00 : 25fac: li r7,0 0.00 : 25fb0: srw r11,r9,r11 5.56 : 25fb4: lwz r5,4(r6) 0.00 : 25fb8: rlwinm r11,r11,2,0,29 0.00 : 25fbc: cmplw cr7,r0,r5 0.00 : 25fc0: bge- cr7,25ff8 0.00 : 25fc4: rlwinm r5,r0,3,0,28 0.00 : 25fc8: rlwinm r0,r0,5,0,26 0.00 : 25fcc: add r5,r5,r0 0.00 : 25fd0: lwz r9,28(r28) 0.00 : 25fd4: add r5,r6,r5 0.00 : 25fd8: lwz r0,32(r5) 0.00 : 25fdc: addi r5,r5,8 0.00 : 25fe0: add r6,r11,r9 0.00 : 25fe4: addi r9,r6,4 0.00 : 25fe8: cmplw cr7,r9,r0 0.00 : 25fec: bgt- cr7,25ff8 0.00 : 25ff0: lwz r7,16(r5) 0.00 : 25ff4: add r7,r7,r6 0.00 : 25ff8: lwz r0,0(r7) 0.00 : 25ffc: li r7,0 0.00 : 26000: cmpwi cr7,r7,0 0.00 : 26004: mr r9,r0 0.00 : 26008: beq- cr7,26088 0.00 : 2600c: lwz r6,0(r27) 0.00 : 26010: li r7,0 0.00 : 26014: lwz r10,0(r8) 0.00 : 26018: lwz r5,4(r6) 0.00 : 2601c: cmplw cr7,r10,r5 0.00 : 26020: bge- cr7,26058 0.00 : 26024: rlwinm r5,r10,3,0,28 0.00 : 26028: rlwinm r10,r10,5,0,26 0.00 : 2602c: add r10,r5,r10 0.00 : 26030: add r6,r6,r10 0.00 : 26034: lwz r10,4(r8) 0.00 : 26038: lwz r5,32(r6) 0.00 : 2603c: addi r6,r6,8 0.00 : 26040: add r10,r11,r10 0.00 : 26044: addi r4,r10,4 0.00 : 26048: cmplw cr7,r4,r5 0.00 : 2604c: bgt- cr7,26058 0.00 : 26050: lwz r7,16(r6) 0.00 : 26054: add r7,r7,r10 0.00 : 26058: lwsync 0.00 : 2605c: lwarx r10,0,r7 0.00 : 26060: cmpw r10,r0 0.00 : 26064: bne- 26074 0.00 : 26068: stwcx. r9,0,r7 11.11 : 2606c: bne+ 2605c 0.00 : 26070: sync 5.56 : 26074: cmpw cr7,r0,r10 0.00 : 26078: beq- cr7,25f20 0.00 : 2607c: lwz r7,80(r31) 0.00 : 26080: mr r0,r10 0.00 : 26084: b 26000 0.00 : 26088: andis. r9,r0,1 0.00 : 2608c: beq- 25f20 0.00 : 26090: rlwinm r9,r0,0,16,14 0.00 : 26094: b 2600c 11.11 : 26098: rlwinm r9,r9,1,0,30 0.00 : 2609c: subfic r10,r0,31 0.00 : 260a0: slw r10,r9,r10 0.00 : 260a4: srw r9,r11,r0 0.00 : 260a8: or r9,r10,r9 0.00 : 260ac: stw r9,20(r28) 0.00 : 260b0: b 25ed8 0.00 : 260b4: bl 6d14 <_init+0x1074> 0.00 : 260b8: add r10,r11,r10 0.00 : 260bc: and r0,r10,r0 0.00 : 260c0: lwsync 0.00 : 260c4: lwarx r9,0,r5 0.00 : 260c8: cmpw r9,r11 0.00 : 260cc: bne- 260dc 0.00 : 260d0: stwcx. r0,0,r5 0.00 : 260d4: bne+ 260c4 0.00 : 260d8: sync 0.00 : 260dc: cmpw cr7,r11,r9 0.00 : 260e0: bne+ cr7,25ee4 0.00 : 260e4: lwz r9,24(r31) 0.00 : 260e8: b 25f08 0.00 : 260ec: lwz r9,0(r27) 0.00 : 260f0: lwz r23,28(r31) 0.00 : 260f4: lwz r11,12(r1) 0.00 : 260f8: lwz r6,24(r31) 0.00 : 260fc: lwz r0,24(r28) 0.00 : 26100: lwz r10,4(r9) 0.00 : 26104: addi r7,r23,-1 0.00 : 26108: lwz r8,32(r31) 0.00 : 2610c: addi r11,r11,-1 0.00 : 26110: and r7,r7,r11 0.00 : 26114: addi r6,r6,-1 0.00 : 26118: and r11,r6,r11 0.00 : 2611c: addi r7,r7,1 0.00 : 26120: cmplw cr7,r0,r10 0.00 : 26124: subf r23,r7,r23 0.00 : 26128: srw r24,r11,r8 0.00 : 2612c: li r11,0 0.00 : 26130: bge- cr7,2616c 0.00 : 26134: rlwinm r6,r0,3,0,28 0.00 : 26138: rlwinm r0,r0,5,0,26 0.00 : 2613c: add r6,r6,r0 0.00 : 26140: lwz r8,28(r28) 0.00 : 26144: add r6,r9,r6 0.00 : 26148: rlwinm r5,r24,2,0,29 0.00 : 2614c: lwz r0,32(r6) 0.00 : 26150: addi r6,r6,8 0.00 : 26154: add r8,r5,r8 0.00 : 26158: addi r5,r8,4 0.00 : 2615c: cmplw cr7,r5,r0 0.00 : 26160: bgt- cr7,2616c 0.00 : 26164: lwz r11,16(r6) 0.00 : 26168: add r11,r11,r8 0.00 : 2616c: lwz r8,80(r31) 0.00 : 26170: lwz r0,0(r11) 0.00 : 26174: cmpwi cr7,r8,0 0.00 : 26178: bne- cr7,26180 0.00 : 2617c: clrlwi r0,r0,16 0.00 : 26180: lwz r8,36(r28) 0.00 : 26184: li r11,0 0.00 : 26188: cmplw cr7,r10,r8 0.00 : 2618c: ble- cr7,261c8 0.00 : 26190: rlwinm r6,r8,3,0,28 0.00 : 26194: rlwinm r8,r8,5,0,26 0.00 : 26198: add r6,r6,r8 0.00 : 2619c: lwz r8,40(r28) 0.00 : 261a0: add r6,r9,r6 0.00 : 261a4: rlwinm r0,r0,3,0,28 0.00 : 261a8: lwz r5,32(r6) 0.00 : 261ac: addi r6,r6,8 0.00 : 261b0: add r8,r0,r8 0.00 : 261b4: addi r0,r8,8 0.00 : 261b8: cmplw cr7,r0,r5 0.00 : 261bc: bgt- cr7,261c8 0.00 : 261c0: lwz r11,16(r6) 0.00 : 261c4: add r11,r11,r8 0.00 : 261c8: lwz r0,0(r11) 0.00 : 261cc: li r8,0 0.00 : 261d0: cmplw cr7,r10,r0 0.00 : 261d4: ble- cr7,26208 0.00 : 261d8: rlwinm r10,r0,3,0,28 0.00 : 261dc: rlwinm r0,r0,5,0,26 0.00 : 261e0: add r0,r10,r0 0.00 : 261e4: add r9,r9,r0 0.00 : 261e8: addi r10,r9,8 0.00 : 261ec: lwz r9,4(r11) 0.00 : 261f0: lwz r0,24(r10) 0.00 : 261f4: addi r11,r9,40 0.00 : 261f8: cmplw cr7,r11,r0 0.00 : 261fc: bgt- cr7,26208 0.00 : 26200: lwz r8,16(r10) 0.00 : 26204: add r8,r8,r9 0.00 : 26208: stw r7,12(r8) 0.00 : 2620c: lwsync 0.00 : 26210: li r5,0 0.00 : 26214: lwz r9,0(r27) 0.00 : 26218: lwz r0,4(r28) 0.00 : 2621c: lwz r11,4(r9) 0.00 : 26220: cmplw cr7,r0,r11 0.00 : 26224: bge- cr7,26260 0.00 : 26228: rlwinm r11,r0,3,0,28 0.00 : 2622c: rlwinm r0,r0,5,0,26 0.00 : 26230: add r0,r11,r0 0.00 : 26234: lwz r10,8(r28) 0.00 : 26238: add r9,r9,r0 0.00 : 2623c: lwz r0,32(r9) 0.00 : 26240: addi r11,r9,8 0.00 : 26244: rlwinm r9,r24,8,0,23 0.00 : 26248: add r9,r9,r10 0.00 : 2624c: addi r10,r9,256 0.00 : 26250: cmplw cr7,r10,r0 0.00 : 26254: bgt- cr7,26260 0.00 : 26258: lwz r5,16(r11) 0.00 : 2625c: add r5,r5,r9 0.00 : 26260: lwz r3,76(r31) 0.00 : 26264: mr r4,r23 0.00 : 26268: bl 22e90 0.00 : 2626c: lwz r11,0(r27) 0.00 : 26270: li r9,0 0.00 : 26274: lwz r0,4(r28) 0.00 : 26278: lwz r10,4(r11) 0.00 : 2627c: cmplw cr7,r0,r10 0.00 : 26280: bge- cr7,262bc 0.00 : 26284: rlwinm r10,r0,3,0,28 0.00 : 26288: rlwinm r0,r0,5,0,26 0.00 : 2628c: add r0,r10,r0 0.00 : 26290: lwz r8,8(r28) 0.00 : 26294: add r11,r11,r0 0.00 : 26298: addi r10,r11,8 0.00 : 2629c: rlwinm r11,r24,8,0,23 0.00 : 262a0: lwz r0,24(r10) 0.00 : 262a4: add r11,r11,r8 0.00 : 262a8: addi r8,r11,256 0.00 : 262ac: cmplw cr7,r8,r0 0.00 : 262b0: bgt- cr7,262bc 0.00 : 262b4: lwz r9,16(r10) 0.00 : 262b8: add r9,r9,r11 0.00 : 262bc: lwz r0,76(r31) 0.00 : 262c0: cmpwi cr7,r0,0 0.00 : 262c4: beq- cr7,265ac 0.00 : 262c8: lwz r22,0(r9) 0.00 : 262cc: mr r8,r24 0.00 : 262d0: lwz r6,12(r1) 0.00 : 262d4: mr r9,r27 0.00 : 262d8: mr r3,r25 0.00 : 262dc: mr r4,r28 0.00 : 262e0: mr r5,r31 0.00 : 262e4: mr r7,r22 0.00 : 262e8: addi r6,r6,-1 0.00 : 262ec: bl 22efc 0.00 : 262f0: lwz r7,12(r1) 0.00 : 262f4: mr r3,r25 0.00 : 262f8: mr r4,r28 0.00 : 262fc: mr r5,r31 0.00 : 26300: mr r6,r24 0.00 : 26304: mr r8,r22 0.00 : 26308: mr r9,r23 0.00 : 2630c: mr r10,r27 0.00 : 26310: bl 22ce4 0.00 : 26314: b 25f40 0.00 : 26318: lwz r24,24(r31) 0.00 : 2631c: mr r3,r28 0.00 : 26320: lwz r11,8(r1) 0.00 : 26324: mr r8,r27 0.00 : 26328: lwz r9,32(r31) 0.00 : 2632c: lwz r0,120(r31) 0.00 : 26330: addi r24,r24,-1 0.00 : 26334: lwz r5,40(r29) 0.00 : 26338: and r24,r24,r11 0.00 : 2633c: lwz r6,44(r29) 0.00 : 26340: srw r24,r24,r9 0.00 : 26344: mr r7,r24 0.00 : 26348: mtctr r0 0.00 : 2634c: bctrl 0.00 : 26350: lwsync 0.00 : 26354: lwz r0,116(r31) 0.00 : 26358: mtctr r0 0.00 : 2635c: bctrl 0.00 : 26360: lwz r9,0(r27) 0.00 : 26364: li r5,0 0.00 : 26368: lwz r0,4(r28) 0.00 : 2636c: mr r4,r3 0.00 : 26370: lwz r11,4(r9) 0.00 : 26374: cmplw cr7,r0,r11 0.00 : 26378: bge- cr7,263b4 0.00 : 2637c: rlwinm r11,r0,3,0,28 0.00 : 26380: rlwinm r0,r0,5,0,26 0.00 : 26384: add r0,r11,r0 0.00 : 26388: lwz r10,8(r28) 0.00 : 2638c: add r9,r9,r0 0.00 : 26390: lwz r0,32(r9) 0.00 : 26394: addi r11,r9,8 0.00 : 26398: rlwinm r9,r24,8,0,23 0.00 : 2639c: add r9,r9,r10 0.00 : 263a0: addi r10,r9,256 0.00 : 263a4: cmplw cr7,r10,r0 0.00 : 263a8: bgt- cr7,263b4 0.00 : 263ac: lwz r5,16(r11) 0.00 : 263b0: add r5,r5,r9 0.00 : 263b4: lwz r3,76(r31) 0.00 : 263b8: bl 22e90 0.00 : 263bc: lwz r11,0(r27) 0.00 : 263c0: li r9,0 0.00 : 263c4: lwz r0,4(r28) 0.00 : 263c8: lwz r10,4(r11) 0.00 : 263cc: cmplw cr7,r0,r10 0.00 : 263d0: bge- cr7,2640c 0.00 : 263d4: rlwinm r10,r0,3,0,28 0.00 : 263d8: rlwinm r0,r0,5,0,26 0.00 : 263dc: add r0,r10,r0 0.00 : 263e0: lwz r8,8(r28) 0.00 : 263e4: add r11,r11,r0 0.00 : 263e8: addi r10,r11,8 0.00 : 263ec: rlwinm r11,r24,8,0,23 0.00 : 263f0: lwz r0,24(r10) 0.00 : 263f4: add r11,r11,r8 0.00 : 263f8: addi r8,r11,256 0.00 : 263fc: cmplw cr7,r8,r0 0.00 : 26400: bgt- cr7,2640c 0.00 : 26404: lwz r9,16(r10) 0.00 : 26408: add r9,r9,r11 0.00 : 2640c: lwz r0,76(r31) 0.00 : 26410: cmpwi cr7,r0,0 0.00 : 26414: beq- cr7,265ac 0.00 : 26418: lwz r23,0(r9) 0.00 : 2641c: mr r4,r28 0.00 : 26420: lwz r6,8(r1) 0.00 : 26424: mr r5,r31 0.00 : 26428: mr r8,r24 0.00 : 2642c: mr r9,r27 0.00 : 26430: mr r3,r25 0.00 : 26434: mr r7,r23 0.00 : 26438: bl 22efc 0.00 : 2643c: lwz r0,116(r31) 0.00 : 26440: lwz r22,8(r1) 0.00 : 26444: mtctr r0 0.00 : 26448: bctrl 0.00 : 2644c: mr r4,r28 0.00 : 26450: mr r5,r31 0.00 : 26454: mr r9,r3 0.00 : 26458: mr r6,r24 0.00 : 2645c: mr r3,r25 0.00 : 26460: mr r7,r22 0.00 : 26464: mr r8,r23 5.56 : 26468: mr r10,r27 0.00 : 2646c: bl 22ce4 0.00 : 26470: lwz r0,28(r1) 0.00 : 26474: b 25f38 0.00 : 26478: lwz r0,80(r31) 0.00 : 2647c: lwz r11,16(r1) 0.00 : 26480: lwz r6,24(r31) 0.00 : 26484: lwz r9,32(r31) 0.00 : 26488: cmpwi cr7,r0,0 0.00 : 2648c: beq- cr7,264b0 5.56 : 26490: mr r3,r28 0.00 : 26494: mr r4,r31 0.00 : 26498: addi r5,r1,16 0.00 : 2649c: mr r6,r27 0.00 : 264a0: bl 2303c 11.11 : 264a4: lwz r0,28(r1) 0.00 : 264a8: b 25f30 0.00 : 264ac: bl 229f4 0.00 : 264b0: lwz r10,0(r27) 0.00 : 264b4: addi r6,r6,-1 0.00 : 264b8: lwz r0,24(r28) 0.00 : 264bc: addi r11,r11,-1 0.00 : 264c0: and r11,r6,r11 0.00 : 264c4: srw r11,r11,r9 0.00 : 264c8: li r9,0 0.00 : 264cc: lwz r7,4(r10) 0.00 : 264d0: rlwinm r11,r11,2,0,29 0.00 : 264d4: cmplw cr7,r0,r7 0.00 : 264d8: bge- cr7,26510 0.00 : 264dc: rlwinm r7,r0,3,0,28 0.00 : 264e0: rlwinm r0,r0,5,0,26 0.00 : 264e4: add r7,r7,r0 0.00 : 264e8: add r7,r10,r7 0.00 : 264ec: lwz r10,28(r28) 0.00 : 264f0: lwz r0,32(r7) 0.00 : 264f4: addi r7,r7,8 0.00 : 264f8: add r10,r11,r10 0.00 : 264fc: addi r6,r10,4 0.00 : 26500: cmplw cr7,r6,r0 0.00 : 26504: bgt- cr7,26510 0.00 : 26508: lwz r9,16(r7) 0.00 : 2650c: add r9,r9,r10 0.00 : 26510: lwz r0,0(r9) 0.00 : 26514: lwz r9,8(r25) 0.00 : 26518: mr r7,r0 0.00 : 2651c: cmpwi cr7,r9,0 0.00 : 26520: beq- cr7,2659c 0.00 : 26524: lwz r6,0(r27) 0.00 : 26528: li r10,0 0.00 : 2652c: lwz r9,0(r8) 0.00 : 26530: lwz r5,4(r6) 0.00 : 26534: cmplw cr7,r9,r5 0.00 : 26538: bge- cr7,26570 0.00 : 2653c: rlwinm r5,r9,3,0,28 0.00 : 26540: rlwinm r9,r9,5,0,26 0.00 : 26544: add r9,r5,r9 0.00 : 26548: add r6,r6,r9 0.00 : 2654c: lwz r9,4(r8) 0.00 : 26550: lwz r5,32(r6) 0.00 : 26554: addi r6,r6,8 0.00 : 26558: add r9,r11,r9 0.00 : 2655c: addi r4,r9,4 0.00 : 26560: cmplw cr7,r4,r5 0.00 : 26564: bgt- cr7,26570 0.00 : 26568: lwz r10,16(r6) 0.00 : 2656c: add r10,r10,r9 0.00 : 26570: lwsync 0.00 : 26574: lwarx r9,0,r10 0.00 : 26578: cmpw r9,r0 0.00 : 2657c: bne- 2658c 0.00 : 26580: stwcx. r7,0,r10 0.00 : 26584: bne+ 26574 0.00 : 26588: sync 0.00 : 2658c: cmpw cr7,r0,r9 0.00 : 26590: beq- cr7,26490 0.00 : 26594: mr r0,r9 0.00 : 26598: b 26514 0.00 : 2659c: andis. r9,r0,1 0.00 : 265a0: beq- 26490 0.00 : 265a4: rlwinm r7,r0,0,16,14 0.00 : 265a8: b 26524 0.00 : 265ac: lwz r6,-32760(r30) 0.00 : 265b0: li r5,47 0.00 : 265b4: lwz r3,-32768(r30) 0.00 : 265b8: lwz r4,-32764(r30) 0.00 : 265bc: addi r6,r6,8 0.00 : 265c0: bl 2a310 <_get_num_possible_cpus+0x24c0> Percent | Source code & Disassembly of ltt-test-2.1.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 10001908 : 6.25 : 10001908: stwu r1,-32(r1) 0.00 : 1000190c: stw r31,28(r1) 0.00 : 10001910: mr r31,r1 6.25 : 10001914: stw r3,8(r31) 0.00 : 10001918: lwz r0,8(r31) 0.00 : 1000191c: mr r11,r0 50.00 : 10001920: lwz r9,0(r11) 0.00 : 10001924: lwz r0,8(r31) 0.00 : 10001928: cmpw cr7,r9,r0 0.00 : 1000192c: mfcr r0 0.00 : 10001930: rlwinm r0,r0,31,31,31 0.00 : 10001934: mr r3,r0 6.25 : 10001938: addi r11,r31,32 31.25 : 1000193c: lwz r31,-4(r11) 0.00 : 10001940: mr r1,r11 0.00 : 10001944: blr Percent | Source code & Disassembly of ltt-test-2.1.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 1000341c : 0.00 : 1000341c: stwu r1,-16(r1) 0.00 : 10003420: mflr r0 0.00 : 10003424: stw r0,20(r1) 0.00 : 10003428: lwz r0,20(r1) 0.00 : 1000342c: addi r1,r1,16 0.00 : 10003430: mtlr r0 0.00 : 10003434: blr : ... : : 10003440 : 0.00 : 10003440: lis r11,4097 0.00 : 10003444: lwz r11,19340(r11) 0.00 : 10003448: mtctr r11 0.00 : 1000344c: bctr : : 10003450 : 0.00 : 10003450: lis r11,4097 0.00 : 10003454: lwz r11,19344(r11) 0.00 : 10003458: mtctr r11 0.00 : 1000345c: bctr : : 10003460 : 0.00 : 10003460: lis r11,4097 0.00 : 10003464: lwz r11,19348(r11) 0.00 : 10003468: mtctr r11 0.00 : 1000346c: bctr : : 10003470 : 0.00 : 10003470: lis r11,4097 0.00 : 10003474: lwz r11,19352(r11) 0.00 : 10003478: mtctr r11 0.00 : 1000347c: bctr : : 10003480 : 0.00 : 10003480: lis r11,4097 0.00 : 10003484: lwz r11,19356(r11) 0.00 : 10003488: mtctr r11 0.00 : 1000348c: bctr : : 10003490 : 0.00 : 10003490: lis r11,4097 0.00 : 10003494: lwz r11,19360(r11) 0.00 : 10003498: mtctr r11 0.00 : 1000349c: bctr : : 100034a0 : 0.00 : 100034a0: lis r11,4097 0.00 : 100034a4: lwz r11,19364(r11) 0.00 : 100034a8: mtctr r11 0.00 : 100034ac: bctr : : 100034b0 <__gmon_start__@plt>: 0.00 : 100034b0: lis r11,4097 0.00 : 100034b4: lwz r11,19368(r11) 0.00 : 100034b8: mtctr r11 0.00 : 100034bc: bctr : : 100034c0 : 0.00 : 100034c0: lis r11,4097 0.00 : 100034c4: lwz r11,19372(r11) 0.00 : 100034c8: mtctr r11 0.00 : 100034cc: bctr : : 100034d0 : 0.00 : 100034d0: lis r11,4097 30.00 : 100034d4: lwz r11,19376(r11) 0.00 : 100034d8: mtctr r11 10.00 : 100034dc: bctr : : 100034e0 <__libc_start_main@plt>: 0.00 : 100034e0: lis r11,4097 0.00 : 100034e4: lwz r11,19380(r11) 0.00 : 100034e8: mtctr r11 0.00 : 100034ec: bctr : : 100034f0 : 0.00 : 100034f0: lis r11,4097 0.00 : 100034f4: lwz r11,19384(r11) 0.00 : 100034f8: mtctr r11 0.00 : 100034fc: bctr : : 10003500 : 0.00 : 10003500: lis r11,4097 0.00 : 10003504: lwz r11,19388(r11) 0.00 : 10003508: mtctr r11 0.00 : 1000350c: bctr : : 10003510 : 0.00 : 10003510: lis r11,4097 40.00 : 10003514: lwz r11,19392(r11) 0.00 : 10003518: mtctr r11 20.00 : 1000351c: bctr : : 10003520 : 0.00 : 10003520: lis r11,4097 0.00 : 10003524: lwz r11,19396(r11) 0.00 : 10003528: mtctr r11 0.00 : 1000352c: bctr : : 10003530 : 0.00 : 10003530: lis r11,4097 0.00 : 10003534: lwz r11,19400(r11) 0.00 : 10003538: mtctr r11 0.00 : 1000353c: bctr : : 10003540 : 0.00 : 10003540: lis r11,4097 0.00 : 10003544: lwz r11,19404(r11) 0.00 : 10003548: mtctr r11 0.00 : 1000354c: bctr : : 10003550 : 0.00 : 10003550: lis r11,4097 0.00 : 10003554: lwz r11,19408(r11) 0.00 : 10003558: mtctr r11 0.00 : 1000355c: bctr : : 10003560 : 0.00 : 10003560: lis r11,4097 0.00 : 10003564: lwz r11,19412(r11) 0.00 : 10003568: mtctr r11 0.00 : 1000356c: bctr : : 10003570 : 0.00 : 10003570: lis r11,4097 0.00 : 10003574: lwz r11,19416(r11) 0.00 : 10003578: mtctr r11 0.00 : 1000357c: bctr : : 10003580 : 0.00 : 10003580: lis r11,4097 0.00 : 10003584: lwz r11,19420(r11) 0.00 : 10003588: mtctr r11 0.00 : 1000358c: bctr : : 10003590 : 0.00 : 10003590: lis r11,4097 0.00 : 10003594: lwz r11,19424(r11) 0.00 : 10003598: mtctr r11 0.00 : 1000359c: bctr : : 100035a0 <__assert_fail@plt>: 0.00 : 100035a0: lis r11,4097 0.00 : 100035a4: lwz r11,19428(r11) 0.00 : 100035a8: mtctr r11 0.00 : 100035ac: bctr : : 100035b0 <__glink>: 0.00 : 100035b0: b 10003610 <__glink_PLTresolve> 0.00 : 100035b4: b 10003610 <__glink_PLTresolve> 0.00 : 100035b8: b 10003610 <__glink_PLTresolve> 0.00 : 100035bc: b 10003610 <__glink_PLTresolve> 0.00 : 100035c0: b 10003610 <__glink_PLTresolve> 0.00 : 100035c4: b 10003610 <__glink_PLTresolve> 0.00 : 100035c8: b 10003610 <__glink_PLTresolve> 0.00 : 100035cc: b 10003610 <__glink_PLTresolve> 0.00 : 100035d0: b 10003610 <__glink_PLTresolve> 0.00 : 100035d4: b 10003610 <__glink_PLTresolve> 0.00 : 100035d8: b 10003610 <__glink_PLTresolve> 0.00 : 100035dc: b 10003610 <__glink_PLTresolve> 0.00 : 100035e0: b 10003610 <__glink_PLTresolve> 0.00 : 100035e4: b 10003610 <__glink_PLTresolve> 0.00 : 100035e8: b 10003610 <__glink_PLTresolve> 0.00 : 100035ec: b 10003610 <__glink_PLTresolve> 0.00 : 100035f0: nop 0.00 : 100035f4: nop 0.00 : 100035f8: nop 0.00 : 100035fc: nop 0.00 : 10003600: nop 0.00 : 10003604: nop 0.00 : 10003608: nop 0.00 : 1000360c: nop : : 10003610 <__glink_PLTresolve>: 0.00 : 10003610: lis r12,4097 0.00 : 10003614: addis r11,r11,-4096 0.00 : 10003618: lwz r0,19332(r12) 0.00 : 1000361c: addi r11,r11,-13744 0.00 : 10003620: mtctr r0 0.00 : 10003624: add r0,r11,r11 0.00 : 10003628: lwz r12,19336(r12) 0.00 : 1000362c: add r11,r0,r11 0.00 : 10003630: bctr 0.00 : 10003634: nop 0.00 : 10003638: nop 0.00 : 1000363c: nop 0.00 : 10003640: nop 0.00 : 10003644: nop 0.00 : 10003648: nop 0.00 : 1000364c: nop Percent | Source code & Disassembly of libpthread-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 0000d648 : 10.00 : d648: stwu r1,-160(r1) 0.00 : d64c: mr. r9,r4 0.00 : d650: mflr r0 0.00 : d654: bcl- 20,4*cr7+so,d658 10.00 : d658: stw r30,152(r1) 0.00 : d65c: mflr r30 0.00 : d660: li r4,0 0.00 : d664: addis r30,r30,2 0.00 : d668: stw r29,148(r1) 0.00 : d66c: addi r30,r30,-26212 0.00 : d670: stw r31,156(r1) 0.00 : d674: mr r29,r3 0.00 : d678: mr r31,r5 0.00 : d67c: stw r0,164(r1) 0.00 : d680: beq- d6a0 0.00 : d684: lwz r0,0(r9) 0.00 : d688: cmpwi cr7,r0,0 0.00 : d68c: blt- cr7,d6e0 10.00 : d690: lwz r0,4(r9) 0.00 : d694: mr r4,r9 0.00 : d698: andi. r11,r0,1 0.00 : d69c: bne- d6e0 0.00 : d6a0: li r0,174 0.00 : d6a4: mr r3,r29 0.00 : d6a8: mr r5,r31 0.00 : d6ac: li r6,8 0.00 : d6b0: sc 60.00 : d6b4: mfcr r0 0.00 : d6b8: andis. r9,r0,4096 0.00 : d6bc: bne- d6c4 0.00 : d6c0: li r3,0 0.00 : d6c4: lwz r0,164(r1) 0.00 : d6c8: lwz r29,148(r1) 0.00 : d6cc: mtlr r0 0.00 : d6d0: lwz r30,152(r1) 0.00 : d6d4: lwz r31,156(r1) 0.00 : d6d8: addi r1,r1,160 10.00 : d6dc: blr 0.00 : d6e0: mr r4,r9 0.00 : d6e4: addi r3,r1,8 0.00 : d6e8: li r5,128 0.00 : d6ec: bl 135a0 <__errno_location+0x150> 0.00 : d6f0: lwz r9,8(r1) 0.00 : d6f4: lwz r0,12(r1) 0.00 : d6f8: mr r4,r3 0.00 : d6fc: clrlwi r9,r9,1 0.00 : d700: rlwinm r0,r0,0,0,30 0.00 : d704: stw r9,8(r1) 0.00 : d708: stw r0,12(r1) 0.00 : d70c: b d6a0 Percent | Source code & Disassembly of liblttng-ust-tracepoint.so.0.0.0 ------------------------------------------------ : : : : Disassembly of section .text: : : 00002bbc : 33.33 : 2bbc: stwu r1,-16(r1) 55.56 : 2bc0: stw r3,8(r1) 11.11 : 2bc4: lwz r3,8(r1) 0.00 : 2bc8: addi r1,r1,16 0.00 : 2bcc: blr Percent | Source code & Disassembly of liblttng-ust.so.0.0.0 ------------------------------------------------ : : : : Disassembly of section .text: : : 00021f78 : 0.00 : 21f78: stwu r1,-576(r1) 0.00 : 21f7c: mflr r0 0.00 : 21f80: bcl- 20,4*cr7+so,21f84 0.00 : 21f84: stw r27,556(r1) 0.00 : 21f88: mr r27,r5 0.00 : 21f8c: stw r30,568(r1) 0.00 : 21f90: mflr r30 0.00 : 21f94: stw r31,572(r1) 0.00 : 21f98: li r31,0 0.00 : 21f9c: stw r0,580(r1) 20.00 : 21fa0: stw r23,540(r1) 0.00 : 21fa4: stw r24,544(r1) 0.00 : 21fa8: addis r30,r30,3 0.00 : 21fac: stw r25,548(r1) 0.00 : 21fb0: addi r30,r30,-29596 0.00 : 21fb4: stw r26,552(r1) 0.00 : 21fb8: stw r28,560(r1) 0.00 : 21fbc: stw r29,564(r1) 0.00 : 21fc0: lwz r9,0(r5) 0.00 : 21fc4: lwz r0,28(r3) 0.00 : 21fc8: lwz r11,4(r9) 0.00 : 21fcc: cmplw cr7,r0,r11 0.00 : 21fd0: bge- cr7,22004 0.00 : 21fd4: rlwinm r8,r0,3,0,28 0.00 : 21fd8: rlwinm r0,r0,5,0,26 0.00 : 21fdc: add r8,r8,r0 0.00 : 21fe0: lwz r10,32(r3) 0.00 : 21fe4: add r8,r9,r8 0.00 : 21fe8: lwz r0,32(r8) 0.00 : 21fec: addi r8,r8,8 0.00 : 21ff0: addi r7,r10,512 0.00 : 21ff4: cmplw cr7,r7,r0 20.00 : 21ff8: bgt- cr7,22004 20.00 : 21ffc: lwz r31,16(r8) 0.00 : 22000: add r31,r31,r10 0.00 : 22004: lwz r28,24(r31) 0.00 : 22008: li r10,0 0.00 : 2200c: lwz r0,0(r3) 0.00 : 22010: lwz r6,32(r31) 0.00 : 22014: addi r28,r28,-1 0.00 : 22018: cmplw cr7,r11,r0 0.00 : 2201c: and r28,r4,r28 0.00 : 22020: ble- cr7,22060 0.00 : 22024: rlwinm r7,r0,3,0,28 0.00 : 22028: rlwinm r0,r0,5,0,26 0.00 : 2202c: add r7,r7,r0 0.00 : 22030: lwz r5,4(r3) 0.00 : 22034: add r7,r9,r7 0.00 : 22038: srw r8,r28,r6 0.00 : 2203c: lwz r0,32(r7) 0.00 : 22040: rlwinm r8,r8,2,0,29 0.00 : 22044: addi r7,r7,8 0.00 : 22048: add r8,r8,r5 0.00 : 2204c: addi r6,r8,4 0.00 : 22050: cmplw cr7,r6,r0 0.00 : 22054: bgt- cr7,22060 0.00 : 22058: lwz r10,16(r7) 0.00 : 2205c: add r10,r10,r8 0.00 : 22060: lwz r26,80(r31) 0.00 : 22064: lwz r7,0(r10) 0.00 : 22068: cmpwi cr7,r26,0 0.00 : 2206c: mr r6,r7 0.00 : 22070: bne- cr7,22078 0.00 : 22074: clrlwi r6,r7,16 0.00 : 22078: lwz r0,12(r3) 0.00 : 2207c: li r29,0 0.00 : 22080: cmplw cr6,r11,r0 0.00 : 22084: ble- cr6,220c0 0.00 : 22088: rlwinm r8,r0,3,0,28 0.00 : 2208c: rlwinm r0,r0,5,0,26 0.00 : 22090: add r8,r8,r0 0.00 : 22094: lwz r5,16(r3) 0.00 : 22098: add r8,r9,r8 0.00 : 2209c: rlwinm r10,r6,3,0,28 0.00 : 220a0: lwz r0,32(r8) 0.00 : 220a4: addi r8,r8,8 0.00 : 220a8: add r10,r10,r5 0.00 : 220ac: addi r6,r10,8 0.00 : 220b0: cmplw cr6,r6,r0 0.00 : 220b4: bgt- cr6,220c0 0.00 : 220b8: lwz r29,16(r8) 0.00 : 220bc: add r29,r29,r10 0.00 : 220c0: beq- cr7,22188 0.00 : 220c4: lwz r0,0(r29) 0.00 : 220c8: li r10,0 0.00 : 220cc: cmplw cr7,r0,r11 0.00 : 220d0: bge- cr7,22104 0.00 : 220d4: rlwinm r7,r0,3,0,28 0.00 : 220d8: rlwinm r0,r0,5,0,26 0.00 : 220dc: add r7,r7,r0 0.00 : 220e0: lwz r8,4(r29) 0.00 : 220e4: add r7,r9,r7 0.00 : 220e8: lwz r0,32(r7) 0.00 : 220ec: addi r7,r7,8 0.00 : 220f0: addi r6,r8,40 0.00 : 220f4: cmplw cr7,r6,r0 20.00 : 220f8: bgt- cr7,22104 0.00 : 220fc: lwz r10,16(r7) 0.00 : 22100: add r10,r10,r8 0.00 : 22104: lwz r0,16(r10) 0.00 : 22108: li r3,0 0.00 : 2210c: lwz r8,28(r31) 0.00 : 22110: cmplw cr7,r0,r11 0.00 : 22114: bge- cr7,22154 0.00 : 22118: rlwinm r11,r0,3,0,28 0.00 : 2211c: rlwinm r0,r0,5,0,26 0.00 : 22120: add r0,r11,r0 0.00 : 22124: lwz r11,20(r10) 0.00 : 22128: add r9,r9,r0 0.00 : 2212c: addi r8,r8,-1 0.00 : 22130: lwz r0,32(r9) 0.00 : 22134: and r28,r28,r8 0.00 : 22138: addi r9,r9,8 0.00 : 2213c: add r28,r28,r11 20.00 : 22140: addi r11,r28,1 0.00 : 22144: cmplw cr7,r11,r0 0.00 : 22148: bgt- cr7,22154 0.00 : 2214c: lwz r3,16(r9) 0.00 : 22150: add r3,r3,r28 0.00 : 22154: lwz r0,580(r1) 0.00 : 22158: lwz r23,540(r1) 0.00 : 2215c: lwz r24,544(r1) 0.00 : 22160: lwz r25,548(r1) 0.00 : 22164: mtlr r0 0.00 : 22168: lwz r26,552(r1) 0.00 : 2216c: lwz r27,556(r1) 0.00 : 22170: lwz r28,560(r1) 0.00 : 22174: lwz r29,564(r1) 0.00 : 22178: lwz r30,568(r1) 0.00 : 2217c: lwz r31,572(r1) 0.00 : 22180: addi r1,r1,576 0.00 : 22184: blr 0.00 : 22188: andis. r0,r7,1 0.00 : 2218c: beq- 220c4 0.00 : 22190: li r0,1 0.00 : 22194: lwsync 0.00 : 22198: lwarx r9,0,r31 0.00 : 2219c: add r9,r0,r9 0.00 : 221a0: stwcx. r9,0,r31 0.00 : 221a4: bne+ 22198 0.00 : 221a8: sync 0.00 : 221ac: bl 29960 <_get_num_possible_cpus+0x1b10> 0.00 : 221b0: addi r25,r1,8 0.00 : 221b4: mr r24,r3 0.00 : 221b8: lwz r23,0(r3) 0.00 : 221bc: bl 291c0 <_get_num_possible_cpus+0x1370> 0.00 : 221c0: mr r6,r3 0.00 : 221c4: li r3,207 0.00 : 221c8: stw r6,520(r1) 0.00 : 221cc: crclr 4*cr1+eq 0.00 : 221d0: bl 29af0 <_get_num_possible_cpus+0x1ca0> 0.00 : 221d4: li r4,512 0.00 : 221d8: lwz r10,-32760(r30) 0.00 : 221dc: mr r7,r3 0.00 : 221e0: lwz r5,-32720(r30) 0.00 : 221e4: mr r3,r25 0.00 : 221e8: lwz r8,-32748(r30) 0.00 : 221ec: li r9,470 0.00 : 221f0: lwz r6,520(r1) 0.00 : 221f4: addi r10,r10,96 0.00 : 221f8: crclr 4*cr1+eq 0.00 : 221fc: bl 29f50 <_get_num_possible_cpus+0x2100> 0.00 : 22200: stb r26,519(r1) 0.00 : 22204: mr r5,r25 0.00 : 22208: lwz r0,0(r5) 0.00 : 2220c: lwz r9,4(r5) 0.00 : 22210: .long 0x7c00489d 0.00 : 22214: bne- 22220 0.00 : 22218: addi r5,r5,8 0.00 : 2221c: b 22208 0.00 : 22220: add r5,r5,r0 0.00 : 22224: mr r4,r25 0.00 : 22228: subf r5,r25,r5 0.00 : 2222c: li r3,2 0.00 : 22230: addi r5,r5,-1 0.00 : 22234: bl 28760 <_get_num_possible_cpus+0x910> 0.00 : 22238: lwz r9,-32756(r30) 0.00 : 2223c: stw r23,0(r24) 0.00 : 22240: lwz r3,0(r9) 0.00 : 22244: bl 28940 <_get_num_possible_cpus+0xaf0> 0.00 : 22248: lwz r9,0(r27) 0.00 : 2224c: lwz r11,4(r9) 0.00 : 22250: b 220c4 Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 000b5a04 <__sysconf>: 0.00 : b5a04: stwu r1,-80(r1) 0.00 : b5a08: cmpwi cr7,r3,34 0.00 : b5a0c: mflr r0 0.00 : b5a10: bcl- 20,4*cr7+so,b5a14 <__sysconf+0x10> 0.00 : b5a14: stw r30,72(r1) 0.00 : b5a18: mflr r30 0.00 : b5a1c: addis r30,r30,12 0.00 : b5a20: stw r31,76(r1) 0.00 : b5a24: addi r30,r30,5600 0.00 : b5a28: stw r0,84(r1) 0.00 : b5a2c: mr r31,r3 0.00 : b5a30: stw r26,56(r1) 0.00 : b5a34: stw r27,60(r1) 0.00 : b5a38: stw r28,64(r1) 0.00 : b5a3c: stw r29,68(r1) 0.00 : b5a40: beq- cr7,b5bf0 <__sysconf+0x1ec> 0.00 : b5a44: ble- cr7,b5a80 <__sysconf+0x7c> 0.00 : b5a48: cmpwi cr7,r3,138 0.00 : b5a4c: blt- cr7,b5a60 <__sysconf+0x5c> 0.00 : b5a50: cmpwi cr6,r3,139 0.00 : b5a54: ble- cr6,b5bc0 <__sysconf+0x1bc> 0.00 : b5a58: cmpwi cr7,r3,149 0.00 : b5a5c: beq- cr7,b5b94 <__sysconf+0x190> 0.00 : b5a60: cmplwi cr7,r31,246 0.00 : b5a64: ble- cr7,b5b3c <__sysconf+0x138> 0.00 : b5a68: lwz r9,-736(r30) 0.00 : b5a6c: add r9,r9,r2 0.00 : b5a70: li r0,22 0.00 : b5a74: stw r0,0(r9) 0.00 : b5a78: li r3,-1 0.00 : b5a7c: b b5b6c <__sysconf+0x168> 0.00 : b5a80: cmpwi cr7,r3,0 0.00 : b5a84: beq- cr7,b5b54 <__sysconf+0x150> 0.00 : b5a88: cmpwi cr7,r3,3 20.00 : b5a8c: bne+ cr7,b5a60 <__sysconf+0x5c> 0.00 : b5a90: lwz r3,-5328(r30) 0.00 : b5a94: li r4,0 0.00 : b5a98: crclr 4*cr1+eq 0.00 : b5a9c: bl d8ab4 <__open+0xc> 0.00 : b5aa0: addi r28,r1,20 0.00 : b5aa4: cmpwi cr7,r3,-1 0.00 : b5aa8: mr r27,r3 0.00 : b5aac: beq- cr7,b5a60 <__sysconf+0x5c> 0.00 : b5ab0: lwz r26,-736(r30) 0.00 : b5ab4: add r26,r26,r2 0.00 : b5ab8: mr r3,r27 0.00 : b5abc: mr r4,r28 0.00 : b5ac0: li r5,31 0.00 : b5ac4: bl d9028 <__read+0xc> 0.00 : b5ac8: cmpwi cr7,r3,-1 0.00 : b5acc: mr r29,r3 0.00 : b5ad0: bne- cr7,b5ae0 <__sysconf+0xdc> 0.00 : b5ad4: lwz r0,0(r26) 0.00 : b5ad8: cmpwi cr7,r0,4 0.00 : b5adc: beq+ cr7,b5ab8 <__sysconf+0xb4> 0.00 : b5ae0: li r0,6 0.00 : b5ae4: mr r3,r27 0.00 : b5ae8: sc 0.00 : b5aec: mfcr r0 0.00 : b5af0: cmpwi cr7,r29,0 0.00 : b5af4: ble- cr7,b5a60 <__sysconf+0x5c> 0.00 : b5af8: addi r0,r1,8 0.00 : b5afc: add r29,r0,r29 0.00 : b5b00: mr r4,r0 0.00 : b5b04: li r0,0 0.00 : b5b08: stb r0,12(r29) 0.00 : b5b0c: mr r3,r28 0.00 : b5b10: li r5,10 0.00 : b5b14: bl 40a24 0.00 : b5b18: lwz r9,8(r1) 0.00 : b5b1c: cmpw cr7,r9,r28 0.00 : b5b20: beq- cr7,b5a60 <__sysconf+0x5c> 0.00 : b5b24: lbz r0,0(r9) 0.00 : b5b28: cmpwi cr7,r0,0 0.00 : b5b2c: beq- cr7,b5b6c <__sysconf+0x168> 0.00 : b5b30: cmpwi cr7,r0,10 0.00 : b5b34: bne+ cr7,b5a60 <__sysconf+0x5c> 0.00 : b5b38: b b5b6c <__sysconf+0x168> 20.00 : b5b3c: lwz r9,-5324(r30) 0.00 : b5b40: rlwinm r31,r31,2,0,29 0.00 : b5b44: lwzx r0,r9,r31 0.00 : b5b48: add r9,r0,r9 0.00 : b5b4c: mtctr r9 20.00 : b5b50: bctr 0.00 : b5b54: li r3,3 0.00 : b5b58: addi r4,r1,20 0.00 : b5b5c: bl e0768 0.00 : b5b60: cmpwi cr7,r3,0 0.00 : b5b64: lis r3,2 0.00 : b5b68: beq- cr7,b5c14 <__sysconf+0x210> 0.00 : b5b6c: lwz r0,84(r1) 0.00 : b5b70: lwz r26,56(r1) 0.00 : b5b74: mtlr r0 0.00 : b5b78: lwz r27,60(r1) 0.00 : b5b7c: lwz r28,64(r1) 0.00 : b5b80: lwz r29,68(r1) 0.00 : b5b84: lwz r30,72(r1) 0.00 : b5b88: lwz r31,76(r1) 0.00 : b5b8c: addi r1,r1,80 0.00 : b5b90: blr 0.00 : b5b94: li r0,247 0.00 : b5b98: li r3,1 0.00 : b5b9c: addi r4,r1,12 0.00 : b5ba0: sc 0.00 : b5ba4: mfcr r0 0.00 : b5ba8: andis. r9,r0,4096 0.00 : b5bac: lis r3,3 0.00 : b5bb0: ori r3,r3,4201 0.00 : b5bb4: beq+ b5b6c <__sysconf+0x168> 0.00 : b5bb8: li r3,-1 0.00 : b5bbc: b b5b6c <__sysconf+0x168> 0.00 : b5bc0: beq- cr7,b6128 <__sysconf+0x724> 0.00 : b5bc4: li r3,3 0.00 : b5bc8: li r0,247 0.00 : b5bcc: addi r4,r1,12 0.00 : b5bd0: sc 0.00 : b5bd4: mfcr r0 0.00 : b5bd8: andis. r9,r0,4096 0.00 : b5bdc: lis r3,3 0.00 : b5be0: ori r3,r3,4201 0.00 : b5be4: beq+ b5b6c <__sysconf+0x168> 0.00 : b5be8: li r3,-1 0.00 : b5bec: b b5b6c <__sysconf+0x168> 0.00 : b5bf0: li r3,11 0.00 : b5bf4: addi r4,r1,20 0.00 : b5bf8: bl e0768 0.00 : b5bfc: cmpwi cr7,r3,0 0.00 : b5c00: beq- cr7,b5c0c <__sysconf+0x208> 0.00 : b5c04: lwz r3,-5320(r30) 0.00 : b5c08: b b5a94 <__sysconf+0x90> 0.00 : b5c0c: lwz r3,20(r1) 0.00 : b5c10: b b5b6c <__sysconf+0x168> 0.00 : b5c14: lwz r0,20(r1) 0.00 : b5c18: lis r9,7 0.00 : b5c1c: ori r9,r9,65535 0.00 : b5c20: cmplw cr7,r0,r9 0.00 : b5c24: ble- cr7,b5b6c <__sysconf+0x168> 0.00 : b5c28: rlwinm r3,r0,30,2,31 0.00 : b5c2c: b b5b6c <__sysconf+0x168> 0.00 : b5c30: li r3,1 0.00 : b5c34: b b5b6c <__sysconf+0x168> 0.00 : b5c38: li r3,1 0.00 : b5c3c: b b5b6c <__sysconf+0x168> 0.00 : b5c40: lis r3,1 0.00 : b5c44: b b5b6c <__sysconf+0x168> 0.00 : b5c48: bl e7d9c 0.00 : b5c4c: b b5b6c <__sysconf+0x168> 0.00 : b5c50: bl bfcec 0.00 : b5c54: b b5b6c <__sysconf+0x168> 0.00 : b5c58: li r3,-1 0.00 : b5c5c: b b5b6c <__sysconf+0x168> 0.00 : b5c60: lis r3,3 0.00 : b5c64: ori r3,r3,4201 0.00 : b5c68: b b5b6c <__sysconf+0x168> 0.00 : b5c6c: lis r3,3 0.00 : b5c70: ori r3,r3,4201 0.00 : b5c74: b b5b6c <__sysconf+0x168> 0.00 : b5c78: lis r3,3 0.00 : b5c7c: ori r3,r3,4201 0.00 : b5c80: b b5b6c <__sysconf+0x168> 0.00 : b5c84: li r3,1 0.00 : b5c88: b b5b6c <__sysconf+0x168> 0.00 : b5c8c: li r3,1 0.00 : b5c90: b b5b6c <__sysconf+0x168> 0.00 : b5c94: bl a46f8 0.00 : b5c98: cmpwi cr7,r3,6 0.00 : b5c9c: li r3,6 0.00 : b5ca0: ble+ cr7,b5b6c <__sysconf+0x168> 0.00 : b5ca4: bl a46f8 0.00 : b5ca8: b b5b6c <__sysconf+0x168> 0.00 : b5cac: li r3,16 0.00 : b5cb0: b b5b6c <__sysconf+0x168> 0.00 : b5cb4: bl e1aa8 0.00 : b5cb8: b b5b6c <__sysconf+0x168> 0.00 : b5cbc: lwz r3,-5316(r30) 0.00 : b5cc0: bl b58e8 0.00 : b5cc4: b b5b6c <__sysconf+0x168> 0.00 : b5cc8: lis r3,32767 0.00 : b5ccc: ori r3,r3,65535 0.00 : b5cd0: b b5b6c <__sysconf+0x168> 0.00 : b5cd4: li r3,20 0.00 : b5cd8: b b5b6c <__sysconf+0x168> 0.00 : b5cdc: lwz r3,-5312(r30) 0.00 : b5ce0: bl b58e8 0.00 : b5ce4: b b5b6c <__sysconf+0x168> 0.00 : b5ce8: lwz r3,-5316(r30) 0.00 : b5cec: bl b58e8 0.00 : b5cf0: b b5b6c <__sysconf+0x168> 0.00 : b5cf4: lis r3,3 0.00 : b5cf8: ori r3,r3,4201 0.00 : b5cfc: b b5b6c <__sysconf+0x168> 0.00 : b5d00: lis r3,3 0.00 : b5d04: ori r3,r3,4201 0.00 : b5d08: b b5b6c <__sysconf+0x168> 0.00 : b5d0c: lis r3,3 0.00 : b5d10: ori r3,r3,4201 0.00 : b5d14: b b5b6c <__sysconf+0x168> 0.00 : b5d18: lis r3,3 0.00 : b5d1c: ori r3,r3,4201 0.00 : b5d20: b b5b6c <__sysconf+0x168> 0.00 : b5d24: lis r3,3 0.00 : b5d28: ori r3,r3,4201 0.00 : b5d2c: b b5b6c <__sysconf+0x168> 0.00 : b5d30: lis r3,3 0.00 : b5d34: ori r3,r3,4201 0.00 : b5d38: b b5b6c <__sysconf+0x168> 0.00 : b5d3c: lis r3,3 0.00 : b5d40: ori r3,r3,4201 0.00 : b5d44: b b5b6c <__sysconf+0x168> 0.00 : b5d48: lis r3,3 0.00 : b5d4c: ori r3,r3,4201 0.00 : b5d50: b b5b6c <__sysconf+0x168> 0.00 : b5d54: lis r3,3 0.00 : b5d58: ori r3,r3,4201 0.00 : b5d5c: b b5b6c <__sysconf+0x168> 0.00 : b5d60: lis r3,3 0.00 : b5d64: ori r3,r3,4201 0.00 : b5d68: b b5b6c <__sysconf+0x168> 0.00 : b5d6c: lis r3,3 0.00 : b5d70: ori r3,r3,4201 0.00 : b5d74: b b5b6c <__sysconf+0x168> 0.00 : b5d78: li r3,1024 0.00 : b5d7c: b b5b6c <__sysconf+0x168> 0.00 : b5d80: li r3,64 0.00 : b5d84: b b5b6c <__sysconf+0x168> 0.00 : b5d88: li r3,1 0.00 : b5d8c: b b5b6c <__sysconf+0x168> 0.00 : b5d90: li r3,1 0.00 : b5d94: b b5b6c <__sysconf+0x168> 0.00 : b5d98: li r3,1 0.00 : b5d9c: b b5b6c <__sysconf+0x168> 0.00 : b5da0: lwz r3,-5312(r30) 0.00 : b5da4: bl b58e8 0.00 : b5da8: b b5b6c <__sysconf+0x168> 0.00 : b5dac: li r3,0 0.00 : b5db0: b b5b6c <__sysconf+0x168> 0.00 : b5db4: lis r3,3 0.00 : b5db8: ori r3,r3,4201 0.00 : b5dbc: b b5b6c <__sysconf+0x168> 0.00 : b5dc0: lis r3,3 0.00 : b5dc4: ori r3,r3,4201 0.00 : b5dc8: b b5b6c <__sysconf+0x168> 0.00 : b5dcc: lis r3,3 0.00 : b5dd0: ori r3,r3,4201 0.00 : b5dd4: b b5b6c <__sysconf+0x168> 0.00 : b5dd8: li r3,1 0.00 : b5ddc: b b5b6c <__sysconf+0x168> 0.00 : b5de0: lis r3,3 0.00 : b5de4: ori r3,r3,4201 0.00 : b5de8: b b5b6c <__sysconf+0x168> 0.00 : b5dec: lis r3,3 0.00 : b5df0: ori r3,r3,4201 0.00 : b5df4: b b5b6c <__sysconf+0x168> 0.00 : b5df8: lis r3,3 0.00 : b5dfc: ori r3,r3,4201 0.00 : b5e00: b b5b6c <__sysconf+0x168> 0.00 : b5e04: lis r3,3 0.00 : b5e08: ori r3,r3,4201 0.00 : b5e0c: b b5b6c <__sysconf+0x168> 0.00 : b5e10: li r3,2048 0.00 : b5e14: b b5b6c <__sysconf+0x168> 0.00 : b5e18: li r3,32767 0.00 : b5e1c: b b5b6c <__sysconf+0x168> 0.00 : b5e20: li r3,2048 0.00 : b5e24: b b5b6c <__sysconf+0x168> 0.00 : b5e28: li r3,32 0.00 : b5e2c: b b5b6c <__sysconf+0x168> 0.00 : b5e30: li r3,255 0.00 : b5e34: b b5b6c <__sysconf+0x168> 0.00 : b5e38: li r3,1000 0.00 : b5e3c: b b5b6c <__sysconf+0x168> 0.00 : b5e40: li r3,99 0.00 : b5e44: b b5b6c <__sysconf+0x168> 0.00 : b5e48: li r3,2048 0.00 : b5e4c: b b5b6c <__sysconf+0x168> 0.00 : b5e50: li r3,99 0.00 : b5e54: b b5b6c <__sysconf+0x168> 0.00 : b5e58: lis r3,3 0.00 : b5e5c: ori r3,r3,4201 0.00 : b5e60: b b5b6c <__sysconf+0x168> 0.00 : b5e64: li r3,1 0.00 : b5e68: b b5b6c <__sysconf+0x168> 0.00 : b5e6c: lis r3,32767 0.00 : b5e70: ori r3,r3,65535 0.00 : b5e74: b b5b6c <__sysconf+0x168> 0.00 : b5e78: li r3,1 0.00 : b5e7c: b b5b6c <__sysconf+0x168> 0.00 : b5e80: li r3,32 0.00 : b5e84: b b5b6c <__sysconf+0x168> 20.00 : b5e88: lwz r0,84(r1) 0.00 : b5e8c: lwz r26,56(r1) 0.00 : b5e90: mtlr r0 0.00 : b5e94: lwz r27,60(r1) 0.00 : b5e98: lwz r28,64(r1) 0.00 : b5e9c: lwz r29,68(r1) 20.00 : b5ea0: lwz r30,72(r1) 0.00 : b5ea4: lwz r31,76(r1) 0.00 : b5ea8: addi r1,r1,80 0.00 : b5eac: b e1a50 <__getpagesize> 0.00 : b5eb0: lis r3,3 0.00 : b5eb4: ori r3,r3,4201 0.00 : b5eb8: b b5b6c <__sysconf+0x168> 0.00 : b5ebc: li r3,0 0.00 : b5ec0: ori r3,r3,32768 0.00 : b5ec4: b b5b6c <__sysconf+0x168> 0.00 : b5ec8: lis r3,32767 0.00 : b5ecc: ori r3,r3,65535 0.00 : b5ed0: b b5b6c <__sysconf+0x168> 0.00 : b5ed4: lis r3,32767 0.00 : b5ed8: ori r3,r3,65535 0.00 : b5edc: b b5b6c <__sysconf+0x168> 0.00 : b5ee0: lis r3,32767 0.00 : b5ee4: ori r3,r3,65535 0.00 : b5ee8: b b5b6c <__sysconf+0x168> 0.00 : b5eec: lis r3,32767 0.00 : b5ef0: ori r3,r3,65535 0.00 : b5ef4: b b5b6c <__sysconf+0x168> 0.00 : b5ef8: li r3,2048 0.00 : b5efc: b b5b6c <__sysconf+0x168> 0.00 : b5f00: li r3,4096 0.00 : b5f04: b b5b6c <__sysconf+0x168> 0.00 : b5f08: li r3,0 0.00 : b5f0c: ori r3,r3,65535 0.00 : b5f10: b b5b6c <__sysconf+0x168> 0.00 : b5f14: li r3,1 0.00 : b5f18: b b5b6c <__sysconf+0x168> 0.00 : b5f1c: lis r3,3 0.00 : b5f20: ori r3,r3,4201 0.00 : b5f24: b b5b6c <__sysconf+0x168> 0.00 : b5f28: li r3,255 0.00 : b5f2c: b b5b6c <__sysconf+0x168> 0.00 : b5f30: li r3,-32768 0.00 : b5f34: b b5b6c <__sysconf+0x168> 0.00 : b5f38: li r3,32767 0.00 : b5f3c: b b5b6c <__sysconf+0x168> 0.00 : b5f40: li r3,-128 0.00 : b5f44: b b5b6c <__sysconf+0x168> 0.00 : b5f48: li r3,127 0.00 : b5f4c: b b5b6c <__sysconf+0x168> 0.00 : b5f50: li r3,32767 0.00 : b5f54: b b5b6c <__sysconf+0x168> 0.00 : b5f58: li r3,20 0.00 : b5f5c: b b5b6c <__sysconf+0x168> 0.00 : b5f60: li r3,16 0.00 : b5f64: b b5b6c <__sysconf+0x168> 0.00 : b5f68: li r3,32 0.00 : b5f6c: b b5b6c <__sysconf+0x168> 0.00 : b5f70: li r3,32 0.00 : b5f74: b b5b6c <__sysconf+0x168> 0.00 : b5f78: lis r3,-32768 0.00 : b5f7c: b b5b6c <__sysconf+0x168> 0.00 : b5f80: lis r3,32767 0.00 : b5f84: ori r3,r3,65535 0.00 : b5f88: b b5b6c <__sysconf+0x168> 0.00 : b5f8c: li r3,0 0.00 : b5f90: b b5b6c <__sysconf+0x168> 0.00 : b5f94: li r3,255 0.00 : b5f98: b b5b6c <__sysconf+0x168> 0.00 : b5f9c: li r3,8 0.00 : b5fa0: b b5b6c <__sysconf+0x168> 0.00 : b5fa4: li r3,1 0.00 : b5fa8: b b5b6c <__sysconf+0x168> 0.00 : b5fac: li r3,1 0.00 : b5fb0: b b5b6c <__sysconf+0x168> 0.00 : b5fb4: li r3,1 0.00 : b5fb8: b b5b6c <__sysconf+0x168> 0.00 : b5fbc: lis r3,3 0.00 : b5fc0: ori r3,r3,4201 0.00 : b5fc4: b b5b6c <__sysconf+0x168> 0.00 : b5fc8: lis r3,3 0.00 : b5fcc: ori r3,r3,4201 0.00 : b5fd0: b b5b6c <__sysconf+0x168> 0.00 : b5fd4: lis r3,3 0.00 : b5fd8: ori r3,r3,4201 0.00 : b5fdc: b b5b6c <__sysconf+0x168> 0.00 : b5fe0: li r3,1 0.00 : b5fe4: b b5b6c <__sysconf+0x168> 0.00 : b5fe8: li r3,1 0.00 : b5fec: b b5b6c <__sysconf+0x168> 0.00 : b5ff0: li r3,1 0.00 : b5ff4: b b5b6c <__sysconf+0x168> 0.00 : b5ff8: li r3,1 0.00 : b5ffc: b b5b6c <__sysconf+0x168> 0.00 : b6000: li r3,4 0.00 : b6004: b b5b6c <__sysconf+0x168> 0.00 : b6008: li r3,700 0.00 : b600c: b b5b6c <__sysconf+0x168> 0.00 : b6010: li r3,8192 0.00 : b6014: b b5b6c <__sysconf+0x168> 0.00 : b6018: lis r3,32767 0.00 : b601c: ori r3,r3,65535 0.00 : b6020: b b5b6c <__sysconf+0x168> 0.00 : b6024: bl e7b04 0.00 : b6028: b b5b6c <__sysconf+0x168> 0.00 : b602c: bl e7ad4 0.00 : b6030: b b5b6c <__sysconf+0x168> 0.00 : b6034: bl e76d4 0.00 : b6038: b b5b6c <__sysconf+0x168> 0.00 : b603c: bl e79d4 0.00 : b6040: b b5b6c <__sysconf+0x168> 0.00 : b6044: lis r3,3 0.00 : b6048: ori r3,r3,4201 0.00 : b604c: b b5b6c <__sysconf+0x168> 0.00 : b6050: lis r3,3 0.00 : b6054: ori r3,r3,4201 0.00 : b6058: b b5b6c <__sysconf+0x168> 0.00 : b605c: lis r3,3 0.00 : b6060: ori r3,r3,4201 0.00 : b6064: b b5b6c <__sysconf+0x168> 0.00 : b6068: lis r3,3 0.00 : b606c: ori r3,r3,4201 0.00 : b6070: b b5b6c <__sysconf+0x168> 0.00 : b6074: lis r3,3 0.00 : b6078: ori r3,r3,4201 0.00 : b607c: b b5b6c <__sysconf+0x168> 0.00 : b6080: lis r3,3 0.00 : b6084: ori r3,r3,4201 0.00 : b6088: b b5b6c <__sysconf+0x168> 0.00 : b608c: lis r3,3 0.00 : b6090: ori r3,r3,4201 0.00 : b6094: b b5b6c <__sysconf+0x168> 0.00 : b6098: lis r3,2 0.00 : b609c: b b5b6c <__sysconf+0x168> 0.00 : b60a0: li r3,1024 0.00 : b60a4: b b5b6c <__sysconf+0x168> 0.00 : b60a8: li r3,4 0.00 : b60ac: b b5b6c <__sysconf+0x168> 0.00 : b60b0: li r3,32 0.00 : b60b4: b b5b6c <__sysconf+0x168> 0.00 : b60b8: li r3,256 0.00 : b60bc: b b5b6c <__sysconf+0x168> 0.00 : b60c0: li r3,1024 0.00 : b60c4: b b5b6c <__sysconf+0x168> 0.00 : b60c8: li r3,1024 0.00 : b60cc: b b5b6c <__sysconf+0x168> 0.00 : b60d0: lis r3,3 0.00 : b60d4: ori r3,r3,4201 0.00 : b60d8: b b5b6c <__sysconf+0x168> 0.00 : b60dc: lis r3,3 0.00 : b60e0: ori r3,r3,4201 0.00 : b60e4: b b5b6c <__sysconf+0x168> 0.00 : b60e8: lis r3,3 0.00 : b60ec: ori r3,r3,4201 0.00 : b60f0: b b5b6c <__sysconf+0x168> 0.00 : b60f4: lis r3,3 0.00 : b60f8: ori r3,r3,4201 0.00 : b60fc: b b5b6c <__sysconf+0x168> 0.00 : b6100: li r3,1 0.00 : b6104: b b5b6c <__sysconf+0x168> 0.00 : b6108: li r3,1 0.00 : b610c: b b5b6c <__sysconf+0x168> 0.00 : b6110: lwz r3,-5316(r30) 0.00 : b6114: bl b58e8 0.00 : b6118: b b5b6c <__sysconf+0x168> 0.00 : b611c: lwz r3,-5312(r30) 0.00 : b6120: bl b58e8 0.00 : b6124: b b5b6c <__sysconf+0x168> 0.00 : b6128: li r3,2 0.00 : b612c: b b5bc8 <__sysconf+0x1c4> Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 000e1a50 <__getpagesize>: 0.00 : e1a50: stwu r1,-16(r1) 0.00 : e1a54: mflr r0 0.00 : e1a58: bcl- 20,4*cr7+so,e1a5c <__getpagesize+0xc> 0.00 : e1a5c: stw r30,8(r1) 0.00 : e1a60: mflr r30 0.00 : e1a64: addis r30,r30,9 0.00 : e1a68: stw r0,20(r1) 0.00 : e1a6c: addi r30,r30,21912 25.00 : e1a70: lwz r9,-776(r30) 25.00 : e1a74: lwz r3,16(r9) 0.00 : e1a78: cmpwi cr7,r3,0 50.00 : e1a7c: beq- cr7,e1a94 <__getpagesize+0x44> 0.00 : e1a80: lwz r0,20(r1) 0.00 : e1a84: lwz r30,8(r1) 0.00 : e1a88: mtlr r0 0.00 : e1a8c: addi r1,r1,16 0.00 : e1a90: blr 0.00 : e1a94: lwz r3,-4160(r30) 0.00 : e1a98: li r5,31 0.00 : e1a9c: lwz r4,-4156(r30) 0.00 : e1aa0: lwz r6,-4164(r30) 0.00 : e1aa4: bl 309f0 <__assert_fail> Percent | Source code & Disassembly of libpthread-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 0000ff5c <__write>: 0.00 : ff5c: lwz r10,-29856(r2) 0.00 : ff60: cmpwi r10,0 0.00 : ff64: bne- ff78 <__write+0x1c> 0.00 : ff68: li r0,4 0.00 : ff6c: sc 0.00 : ff70: bnslr+ 0.00 : ff74: b 13000 0.00 : ff78: stwu r1,-48(r1) 0.00 : ff7c: mflr r9 0.00 : ff80: stw r9,52(r1) 0.00 : ff84: stw r5,28(r1) 0.00 : ff88: stw r4,24(r1) 0.00 : ff8c: stw r3,20(r1) 0.00 : ff90: bl f7e8 0.00 : ff94: stw r3,16(r1) 0.00 : ff98: lwz r5,28(r1) 0.00 : ff9c: lwz r4,24(r1) 0.00 : ffa0: lwz r3,20(r1) 0.00 : ffa4: li r0,4 0.00 : ffa8: sc 100.00 : ffac: mfcr r0 0.00 : ffb0: stw r3,8(r1) 0.00 : ffb4: stw r0,12(r1) 0.00 : ffb8: lwz r3,16(r1) 0.00 : ffbc: bl f890 0.00 : ffc0: lwz r4,52(r1) 0.00 : ffc4: lwz r0,12(r1) 0.00 : ffc8: lwz r3,8(r1) 0.00 : ffcc: mtlr r4 0.00 : ffd0: mtcr r0 0.00 : ffd4: addi r1,r1,48 0.00 : ffd8: bnslr+ 0.00 : ffdc: b 13000 Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 00038db0 : 0.00 : 38db0: stwu r1,-16(r1) 0.00 : 38db4: mflr r12 0.00 : 38db8: bcl- 20,4*cr7+so,38dbc 0.00 : 38dbc: li r0,175 0.00 : 38dc0: stw r30,8(r1) 0.00 : 38dc4: mflr r30 0.00 : 38dc8: li r4,8 0.00 : 38dcc: mtlr r12 0.00 : 38dd0: addis r30,r30,20 0.00 : 38dd4: addi r30,r30,-7624 0.00 : 38dd8: sc 50.00 : 38ddc: mfcr r0 0.00 : 38de0: andis. r9,r0,4096 0.00 : 38de4: bne- 38df4 50.00 : 38de8: lwz r30,8(r1) 0.00 : 38dec: addi r1,r1,16 0.00 : 38df0: blr 0.00 : 38df4: lwz r9,-736(r30) 0.00 : 38df8: add r9,r9,r2 0.00 : 38dfc: stw r3,0(r9) 0.00 : 38e00: li r3,-1 0.00 : 38e04: b 38de8 Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 000395b4 : 0.00 : 395b4: stwu r1,-16(r1) 0.00 : 395b8: cmpwi cr7,r3,0 0.00 : 395bc: mflr r0 0.00 : 395c0: bcl- 20,4*cr7+so,395c4 0.00 : 395c4: stw r30,8(r1) 0.00 : 395c8: mflr r30 0.00 : 395cc: addis r30,r30,20 0.00 : 395d0: stw r0,20(r1) 0.00 : 395d4: addi r30,r30,-9680 0.00 : 395d8: beq- cr7,39600 0.00 : 395dc: li r4,0 100.00 : 395e0: li r5,128 0.00 : 395e4: bl 8e9c4 0.00 : 395e8: li r3,0 0.00 : 395ec: lwz r0,20(r1) 0.00 : 395f0: lwz r30,8(r1) 0.00 : 395f4: mtlr r0 0.00 : 395f8: addi r1,r1,16 0.00 : 395fc: blr 0.00 : 39600: lwz r9,-736(r30) 0.00 : 39604: add r9,r9,r2 0.00 : 39608: li r0,22 0.00 : 3960c: stw r0,0(r9) 0.00 : 39610: li r3,-1 0.00 : 39614: b 395ec Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 0003969c : 100.00 : 3969c: stwu r1,-16(r1) 0.00 : 396a0: cmpwi r3,0 0.00 : 396a4: mflr r12 0.00 : 396a8: bcl- 20,4*cr7+so,396ac 0.00 : 396ac: stw r30,8(r1) 0.00 : 396b0: mflr r30 0.00 : 396b4: mtlr r12 0.00 : 396b8: addis r30,r30,20 0.00 : 396bc: addi r30,r30,-9912 0.00 : 396c0: beq- 39704 0.00 : 396c4: cmpwi cr7,r4,0 0.00 : 396c8: ble- cr7,39704 0.00 : 396cc: cmpwi cr7,r4,64 0.00 : 396d0: bgt- cr7,39704 0.00 : 396d4: addi r4,r4,-1 0.00 : 396d8: rlwinm r0,r4,29,3,29 0.00 : 396dc: lwzx r9,r3,r0 0.00 : 396e0: clrlwi r4,r4,27 0.00 : 396e4: li r11,1 0.00 : 396e8: slw r4,r11,r4 0.00 : 396ec: or r4,r9,r4 0.00 : 396f0: stwx r4,r3,r0 0.00 : 396f4: li r3,0 0.00 : 396f8: lwz r30,8(r1) 0.00 : 396fc: addi r1,r1,16 0.00 : 39700: blr 0.00 : 39704: lwz r9,-736(r30) 0.00 : 39708: add r9,r9,r2 0.00 : 3970c: li r0,22 0.00 : 39710: stw r0,0(r9) 0.00 : 39714: li r3,-1 0.00 : 39718: b 396f8 Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 0003979c : 100.00 : 3979c: stwu r1,-16(r1) 0.00 : 397a0: cmpwi r3,0 0.00 : 397a4: mflr r12 0.00 : 397a8: bcl- 20,4*cr7+so,397ac 0.00 : 397ac: stw r30,8(r1) 0.00 : 397b0: mflr r30 0.00 : 397b4: mtlr r12 0.00 : 397b8: addis r30,r30,20 0.00 : 397bc: addi r30,r30,-10168 0.00 : 397c0: beq- 39808 0.00 : 397c4: cmpwi cr7,r4,0 0.00 : 397c8: ble- cr7,39808 0.00 : 397cc: cmpwi cr7,r4,64 0.00 : 397d0: bgt- cr7,39808 0.00 : 397d4: addi r4,r4,-1 0.00 : 397d8: rlwinm r0,r4,29,3,29 0.00 : 397dc: lwzx r0,r3,r0 0.00 : 397e0: li r9,1 0.00 : 397e4: clrlwi r4,r4,27 0.00 : 397e8: slw r4,r9,r4 0.00 : 397ec: and. r9,r4,r0 0.00 : 397f0: mfcr r3 0.00 : 397f4: rlwinm r3,r3,3,31,31 0.00 : 397f8: xori r3,r3,1 0.00 : 397fc: lwz r30,8(r1) 0.00 : 39800: addi r1,r1,16 0.00 : 39804: blr 0.00 : 39808: lwz r9,-736(r30) 0.00 : 3980c: add r9,r9,r2 0.00 : 39810: li r0,22 0.00 : 39814: stw r0,0(r9) 0.00 : 39818: li r3,-1 0.00 : 3981c: b 397fc Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 00089d28 <__libc_calloc>: 0.00 : 89d28: stwu r1,-48(r1) 0.00 : 89d2c: mflr r0 0.00 : 89d30: bcl- 20,4*cr7+so,89d34 <__libc_calloc+0xc> 0.00 : 89d34: stw r0,52(r1) 0.00 : 89d38: or r0,r4,r3 0.00 : 89d3c: cmplwi cr7,r0,65535 0.00 : 89d40: stw r30,40(r1) 0.00 : 89d44: mflr r30 0.00 : 89d48: addis r30,r30,15 0.00 : 89d4c: stw r25,20(r1) 0.00 : 89d50: addi r30,r30,-11584 100.00 : 89d54: stw r26,24(r1) 0.00 : 89d58: mullw r25,r4,r3 0.00 : 89d5c: stw r27,28(r1) 0.00 : 89d60: stw r28,32(r1) 0.00 : 89d64: stw r29,36(r1) 0.00 : 89d68: stw r31,44(r1) 0.00 : 89d6c: bgt- cr7,8a098 <__libc_calloc+0x370> 0.00 : 89d70: lwz r9,-536(r30) 0.00 : 89d74: lwz r0,0(r9) 0.00 : 89d78: cmpwi cr7,r0,0 0.00 : 89d7c: bne- cr7,8a068 <__libc_calloc+0x340> 0.00 : 89d80: lwz r9,-7044(r30) 0.00 : 89d84: add r9,r9,r2 0.00 : 89d88: lwz r31,0(r9) 0.00 : 89d8c: cmpwi cr7,r31,0 0.00 : 89d90: beq- cr7,89fb0 <__libc_calloc+0x288> 0.00 : 89d94: li r11,1 0.00 : 89d98: lwarx r9,0,r31 0.00 : 89d9c: cmpw r9,r0 0.00 : 89da0: bne- 89dac <__libc_calloc+0x84> 0.00 : 89da4: stwcx. r11,0,r31 0.00 : 89da8: bne- 89d98 <__libc_calloc+0x70> 0.00 : 89dac: isync 0.00 : 89db0: cmpwi cr7,r9,0 0.00 : 89db4: bne- cr7,8a05c <__libc_calloc+0x334> 0.00 : 89db8: lwz r27,-7052(r30) 0.00 : 89dbc: lwz r28,48(r31) 0.00 : 89dc0: cmpw cr7,r31,r27 0.00 : 89dc4: lwz r26,4(r28) 0.00 : 89dc8: rlwinm r26,r26,0,0,28 0.00 : 89dcc: beq- cr7,89de8 <__libc_calloc+0xc0> 0.00 : 89dd0: rlwinm r9,r28,0,0,11 0.00 : 89dd4: lwz r0,12(r9) 0.00 : 89dd8: add r9,r9,r0 0.00 : 89ddc: subf r9,r28,r9 0.00 : 89de0: cmplw cr7,r26,r9 0.00 : 89de4: blt- cr7,89f6c <__libc_calloc+0x244> 0.00 : 89de8: mr r3,r31 0.00 : 89dec: mr r4,r25 0.00 : 89df0: bl 8578c <_IO_str_pbackfail+0x248c> 0.00 : 89df4: li r0,0 0.00 : 89df8: mr r29,r3 0.00 : 89dfc: sync 0.00 : 89e00: lwarx r9,0,r31 0.00 : 89e04: stwcx. r0,0,r31 0.00 : 89e08: bne- 89e00 <__libc_calloc+0xd8> 0.00 : 89e0c: cmpwi cr7,r9,1 0.00 : 89e10: bgt- cr7,8a0c4 <__libc_calloc+0x39c> 0.00 : 89e14: cmpwi cr7,r29,0 0.00 : 89e18: beq- cr7,89ec0 <__libc_calloc+0x198> 0.00 : 89e1c: lwz r5,-4(r29) 0.00 : 89e20: andi. r0,r5,2 0.00 : 89e24: bne- 89f2c <__libc_calloc+0x204> 0.00 : 89e28: andi. r0,r5,4 0.00 : 89e2c: beq- 89e3c <__libc_calloc+0x114> 0.00 : 89e30: addi r9,r29,-8 0.00 : 89e34: rlwinm r9,r9,0,0,11 0.00 : 89e38: lwz r27,0(r9) 0.00 : 89e3c: cmpw cr7,r27,r31 0.00 : 89e40: bne- cr7,8a10c <__libc_calloc+0x3e4> 0.00 : 89e44: lwz r9,-7040(r30) 0.00 : 89e48: rlwinm r5,r5,0,0,28 0.00 : 89e4c: lwz r0,32(r9) 0.00 : 89e50: cmpwi cr7,r0,0 0.00 : 89e54: bne- cr7,89e64 <__libc_calloc+0x13c> 0.00 : 89e58: addi r0,r29,-8 0.00 : 89e5c: cmpw cr7,r28,r0 0.00 : 89e60: beq- cr7,89fc8 <__libc_calloc+0x2a0> 0.00 : 89e64: addi r5,r5,-4 0.00 : 89e68: rlwinm r9,r5,30,2,31 0.00 : 89e6c: cmplwi cr7,r9,2 0.00 : 89e70: ble- cr7,8a0e4 <__libc_calloc+0x3bc> 0.00 : 89e74: cmplwi cr7,r9,9 0.00 : 89e78: bgt- cr7,89f74 <__libc_calloc+0x24c> 0.00 : 89e7c: cmplwi cr7,r9,4 0.00 : 89e80: li r0,0 0.00 : 89e84: stw r0,0(r29) 0.00 : 89e88: stw r0,4(r29) 0.00 : 89e8c: stw r0,8(r29) 0.00 : 89e90: ble- cr7,89f3c <__libc_calloc+0x214> 0.00 : 89e94: cmplwi cr7,r9,6 0.00 : 89e98: stw r0,12(r29) 0.00 : 89e9c: stw r0,16(r29) 0.00 : 89ea0: ble- cr7,89f3c <__libc_calloc+0x214> 0.00 : 89ea4: cmpwi cr7,r9,9 0.00 : 89ea8: stw r0,20(r29) 0.00 : 89eac: stw r0,24(r29) 0.00 : 89eb0: bne- cr7,89f3c <__libc_calloc+0x214> 0.00 : 89eb4: stw r0,28(r29) 0.00 : 89eb8: stw r0,32(r29) 0.00 : 89ebc: b 89f3c <__libc_calloc+0x214> 0.00 : 89ec0: li r9,1 0.00 : 89ec4: lwarx r0,0,r27 0.00 : 89ec8: cmpw r0,r29 0.00 : 89ecc: bne- 89ed8 <__libc_calloc+0x1b0> 0.00 : 89ed0: stwcx. r9,0,r27 0.00 : 89ed4: bne- 89ec4 <__libc_calloc+0x19c> 0.00 : 89ed8: isync 0.00 : 89edc: cmpw cr7,r31,r27 0.00 : 89ee0: beq- cr7,89fd8 <__libc_calloc+0x2b0> 0.00 : 89ee4: cmpwi cr7,r0,0 0.00 : 89ee8: bne- cr7,8a14c <__libc_calloc+0x424> 0.00 : 89eec: mr r3,r27 0.00 : 89ef0: mr r4,r25 0.00 : 89ef4: bl 8578c <_IO_str_pbackfail+0x248c> 0.00 : 89ef8: li r0,0 0.00 : 89efc: mr r29,r3 0.00 : 89f00: sync 0.00 : 89f04: lwarx r9,0,r27 0.00 : 89f08: stwcx. r0,0,r27 0.00 : 89f0c: bne- 89f04 <__libc_calloc+0x1dc> 0.00 : 89f10: cmpwi cr7,r9,1 0.00 : 89f14: bgt- cr7,8a158 <__libc_calloc+0x430> 0.00 : 89f18: cmpwi cr7,r29,0 0.00 : 89f1c: beq- cr7,89f3c <__libc_calloc+0x214> 0.00 : 89f20: lwz r5,-4(r29) 0.00 : 89f24: andi. r0,r5,2 0.00 : 89f28: beq- 89e44 <__libc_calloc+0x11c> 0.00 : 89f2c: lwz r9,-7040(r30) 0.00 : 89f30: lwz r0,32(r9) 0.00 : 89f34: cmpwi cr7,r0,0 0.00 : 89f38: bne- cr7,8a0f8 <__libc_calloc+0x3d0> 0.00 : 89f3c: lwz r0,52(r1) 0.00 : 89f40: mr r3,r29 0.00 : 89f44: lwz r25,20(r1) 0.00 : 89f48: mtlr r0 0.00 : 89f4c: lwz r26,24(r1) 0.00 : 89f50: lwz r27,28(r1) 0.00 : 89f54: lwz r28,32(r1) 0.00 : 89f58: lwz r29,36(r1) 0.00 : 89f5c: lwz r30,40(r1) 0.00 : 89f60: lwz r31,44(r1) 0.00 : 89f64: addi r1,r1,48 0.00 : 89f68: blr 0.00 : 89f6c: mr r26,r9 0.00 : 89f70: b 89de8 <__libc_calloc+0xc0> 0.00 : 89f74: mr r3,r29 0.00 : 89f78: li r4,0 0.00 : 89f7c: bl 8e9c4 0.00 : 89f80: lwz r0,52(r1) 0.00 : 89f84: mr r3,r29 0.00 : 89f88: lwz r25,20(r1) 0.00 : 89f8c: mtlr r0 0.00 : 89f90: lwz r26,24(r1) 0.00 : 89f94: lwz r27,28(r1) 0.00 : 89f98: lwz r28,32(r1) 0.00 : 89f9c: lwz r29,36(r1) 0.00 : 89fa0: lwz r30,40(r1) 0.00 : 89fa4: lwz r31,44(r1) 0.00 : 89fa8: addi r1,r1,48 0.00 : 89fac: blr 0.00 : 89fb0: mr r3,r25 0.00 : 89fb4: bl 87864 <_IO_str_pbackfail+0x4564> 0.00 : 89fb8: mr. r31,r3 0.00 : 89fbc: bne+ 89db8 <__libc_calloc+0x90> 0.00 : 89fc0: li r29,0 0.00 : 89fc4: b 89f3c <__libc_calloc+0x214> 0.00 : 89fc8: cmplw cr7,r5,r26 0.00 : 89fcc: ble- cr7,89e64 <__libc_calloc+0x13c> 0.00 : 89fd0: mr r5,r26 0.00 : 89fd4: b 89e64 <__libc_calloc+0x13c> 0.00 : 89fd8: cmpwi cr7,r0,0 0.00 : 89fdc: bne- cr7,8a140 <__libc_calloc+0x418> 0.00 : 89fe0: mr r3,r25 0.00 : 89fe4: bl 87864 <_IO_str_pbackfail+0x4564> 0.00 : 89fe8: li r0,0 0.00 : 89fec: mr r31,r3 0.00 : 89ff0: sync 0.00 : 89ff4: lwarx r9,0,r27 0.00 : 89ff8: stwcx. r0,0,r27 0.00 : 89ffc: bne- 89ff4 <__libc_calloc+0x2cc> 0.00 : 8a000: cmpwi cr7,r9,1 0.00 : 8a004: bgt- cr7,8a120 <__libc_calloc+0x3f8> 0.00 : 8a008: cmpwi cr7,r31,0 0.00 : 8a00c: beq- cr7,89f3c <__libc_calloc+0x214> 0.00 : 8a010: mr r3,r31 0.00 : 8a014: mr r4,r25 0.00 : 8a018: bl 8578c <_IO_str_pbackfail+0x248c> 0.00 : 8a01c: li r0,0 0.00 : 8a020: mr r29,r3 0.00 : 8a024: sync 0.00 : 8a028: lwarx r9,0,r31 0.00 : 8a02c: stwcx. r0,0,r31 0.00 : 8a030: bne- 8a028 <__libc_calloc+0x300> 0.00 : 8a034: cmpwi cr7,r9,1 0.00 : 8a038: ble+ cr7,89f18 <__libc_calloc+0x1f0> 0.00 : 8a03c: li r0,221 0.00 : 8a040: mr r3,r31 0.00 : 8a044: li r4,129 0.00 : 8a048: li r5,1 0.00 : 8a04c: li r6,0 0.00 : 8a050: sc 0.00 : 8a054: mfcr r0 0.00 : 8a058: b 89f18 <__libc_calloc+0x1f0> 0.00 : 8a05c: mr r3,r31 0.00 : 8a060: bl f8284 0.00 : 8a064: b 89db8 <__libc_calloc+0x90> 0.00 : 8a068: lwz r9,0(r1) 0.00 : 8a06c: mr r3,r25 0.00 : 8a070: mtctr r0 0.00 : 8a074: lwz r4,4(r9) 0.00 : 8a078: bctrl 0.00 : 8a07c: mr. r29,r3 0.00 : 8a080: beq- 89f3c <__libc_calloc+0x214> 0.00 : 8a084: li r4,0 0.00 : 8a088: mr r5,r25 0.00 : 8a08c: bl 8e9c4 0.00 : 8a090: mr r29,r3 0.00 : 8a094: b 89f3c <__libc_calloc+0x214> 0.00 : 8a098: cmpwi cr7,r4,0 0.00 : 8a09c: beq- cr7,89d70 <__libc_calloc+0x48> 0.00 : 8a0a0: divwu r4,r25,r4 0.00 : 8a0a4: cmpw cr7,r4,r3 0.00 : 8a0a8: beq+ cr7,89d70 <__libc_calloc+0x48> 0.00 : 8a0ac: lwz r9,-736(r30) 0.00 : 8a0b0: add r9,r9,r2 0.00 : 8a0b4: li r0,12 0.00 : 8a0b8: stw r0,0(r9) 0.00 : 8a0bc: li r29,0 0.00 : 8a0c0: b 89f3c <__libc_calloc+0x214> 0.00 : 8a0c4: li r0,221 0.00 : 8a0c8: mr r3,r31 0.00 : 8a0cc: li r4,129 0.00 : 8a0d0: li r5,1 0.00 : 8a0d4: li r6,0 0.00 : 8a0d8: sc 0.00 : 8a0dc: mfcr r0 0.00 : 8a0e0: b 89e14 <__libc_calloc+0xec> 0.00 : 8a0e4: lwz r3,-6704(r30) 0.00 : 8a0e8: li r5,3325 0.00 : 8a0ec: lwz r4,-6996(r30) 0.00 : 8a0f0: lwz r6,-7060(r30) 0.00 : 8a0f4: bl 838bc <_IO_str_pbackfail+0x5bc> 0.00 : 8a0f8: mr r3,r29 0.00 : 8a0fc: li r4,0 0.00 : 8a100: mr r5,r25 0.00 : 8a104: bl 8e9c4 0.00 : 8a108: b 89f3c <__libc_calloc+0x214> 0.00 : 8a10c: lwz r3,-6700(r30) 0.00 : 8a110: li r5,3280 0.00 : 8a114: lwz r4,-6996(r30) 0.00 : 8a118: lwz r6,-7060(r30) 0.00 : 8a11c: bl 838bc <_IO_str_pbackfail+0x5bc> 0.00 : 8a120: li r0,221 0.00 : 8a124: mr r3,r27 0.00 : 8a128: li r4,129 0.00 : 8a12c: li r5,1 0.00 : 8a130: li r6,0 0.00 : 8a134: sc 0.00 : 8a138: mfcr r0 0.00 : 8a13c: b 8a008 <__libc_calloc+0x2e0> 0.00 : 8a140: mr r3,r27 0.00 : 8a144: bl f8284 0.00 : 8a148: b 89fe0 <__libc_calloc+0x2b8> 0.00 : 8a14c: mr r3,r27 0.00 : 8a150: bl f8284 0.00 : 8a154: b 89eec <__libc_calloc+0x1c4> 0.00 : 8a158: li r0,221 0.00 : 8a15c: mr r3,r27 0.00 : 8a160: li r4,129 0.00 : 8a164: li r5,1 0.00 : 8a168: li r6,0 0.00 : 8a16c: sc 0.00 : 8a170: mfcr r0 0.00 : 8a174: b 89f18 <__libc_calloc+0x1f0> Percent | Source code & Disassembly of perf ------------------------------------------------ : : : : Disassembly of section .text: : : 1002e128 : 0.00 : 1002e128: stwu r1,-64(r1) 0.00 : 1002e12c: mflr r0 0.00 : 1002e130: stw r31,60(r1) 0.00 : 1002e134: mr r31,r1 0.00 : 1002e138: stw r30,56(r1) 0.00 : 1002e13c: mr r30,r3 0.00 : 1002e140: addi r3,r31,20 0.00 : 1002e144: stw r28,48(r1) 0.00 : 1002e148: mr r28,r4 0.00 : 1002e14c: stw r29,52(r1) 0.00 : 1002e150: mr r29,r5 0.00 : 1002e154: stw r0,68(r1) 0.00 : 1002e158: bl 1008ed10 0.00 : 1002e15c: cmpwi cr7,r3,0 0.00 : 1002e160: blt- cr7,1002e24c 0.00 : 1002e164: addi r3,r31,12 0.00 : 1002e168: bl 1008ed10 0.00 : 1002e16c: cmpwi cr7,r3,0 0.00 : 1002e170: blt- cr7,1002e260 0.00 : 1002e174: bl 1008ec10 0.00 : 1002e178: cmpwi cr7,r3,0 0.00 : 1002e17c: stw r3,1052(r30) 0.00 : 1002e180: blt- cr7,1002e270 0.00 : 1002e184: beq- cr7,1002e280 0.00 : 1002e188: lbz r0,24(r28) 0.00 : 1002e18c: cmpwi cr7,r0,0 0.00 : 1002e190: beq- cr7,1002e1f4 0.00 : 1002e194: lwz r3,24(r31) 0.00 : 1002e198: bl 1008e880 0.00 : 1002e19c: lwz r3,12(r31) 0.00 : 1002e1a0: bl 1008e880 0.00 : 1002e1a4: lwz r3,20(r31) 0.00 : 1002e1a8: addi r4,r31,8 0.00 : 1002e1ac: li r5,1 0.00 : 1002e1b0: bl 1008e2e0 0.00 : 1002e1b4: cmpwi cr7,r3,-1 0.00 : 1002e1b8: beq- cr7,1002e218 0.00 : 1002e1bc: lwz r0,16(r31) 0.00 : 1002e1c0: lwz r3,20(r31) 0.00 : 1002e1c4: stw r0,1048(r30) 0.00 : 1002e1c8: bl 1008e880 0.00 : 1002e1cc: li r3,0 0.00 : 1002e1d0: addi r11,r31,64 0.00 : 1002e1d4: lwz r0,4(r11) 0.00 : 1002e1d8: lwz r28,-16(r11) 0.00 : 1002e1dc: mtlr r0 0.00 : 1002e1e0: lwz r29,-12(r11) 0.00 : 1002e1e4: lwz r30,-8(r11) 0.00 : 1002e1e8: lwz r31,-4(r11) 0.00 : 1002e1ec: mr r1,r11 0.00 : 1002e1f0: blr 0.00 : 1002e1f4: lwz r0,4(r28) 0.00 : 1002e1f8: cmpwi cr7,r0,0 0.00 : 1002e1fc: bne+ cr7,1002e194 0.00 : 1002e200: lwz r0,0(r28) 0.00 : 1002e204: cmpwi cr7,r0,0 0.00 : 1002e208: bne+ cr7,1002e194 0.00 : 1002e20c: lwz r9,5208(r30) 0.00 : 1002e210: stw r3,4(r9) 0.00 : 1002e214: b 1002e194 0.00 : 1002e218: lis r3,4105 0.00 : 1002e21c: addi r3,r3,19164 0.00 : 1002e220: bl 1008e300 0.00 : 1002e224: lwz r3,12(r31) 0.00 : 1002e228: bl 1008e880 0.00 : 1002e22c: lwz r3,16(r31) 0.00 : 1002e230: bl 1008e880 0.00 : 1002e234: lwz r3,20(r31) 0.00 : 1002e238: bl 1008e880 0.00 : 1002e23c: lwz r3,24(r31) 0.00 : 1002e240: bl 1008e880 0.00 : 1002e244: li r3,-1 0.00 : 1002e248: b 1002e1d0 0.00 : 1002e24c: lis r3,4106 0.00 : 1002e250: addi r3,r3,-22416 0.00 : 1002e254: bl 1008e300 0.00 : 1002e258: li r3,-1 0.00 : 1002e25c: b 1002e1d0 0.00 : 1002e260: lis r3,4106 0.00 : 1002e264: addi r3,r3,-22384 0.00 : 1002e268: bl 1008e300 0.00 : 1002e26c: b 1002e234 0.00 : 1002e270: lis r3,4105 0.00 : 1002e274: addi r3,r3,19148 0.00 : 1002e278: bl 1008e300 0.00 : 1002e27c: b 1002e224 0.00 : 1002e280: lbz r0,18(r28) 0.00 : 1002e284: cmpwi cr7,r0,0 0.00 : 1002e288: bne- cr7,1002e308 0.00 : 1002e28c: lwz r3,20(r31) 0.00 : 1002e290: bl 1008e880 0.00 : 1002e294: lwz r3,16(r31) 0.00 : 1002e298: bl 1008e880 0.00 : 1002e29c: lwz r3,12(r31) 0.00 : 1002e2a0: li r5,1 0.00 : 1002e2a4: li r4,2 0.00 : 1002e2a8: crclr 4*cr1+eq 0.00 : 1002e2ac: bl 1008ec50 0.00 : 1002e2b0: lis r3,4105 0.00 : 1002e2b4: mr r4,r29 0.00 : 1002e2b8: addi r3,r3,1832 0.00 : 1002e2bc: bl 1008e5e0 0.00 : 1002e2c0: lwz r3,24(r31) 0.00 : 1002e2c4: bl 1008e880 0.00 : 1002e2c8: lwz r3,12(r31) 0.00 : 1002e2cc: addi r4,r31,8 0.00 : 1002e2d0: li r5,1 0.00 : 1002e2d4: bl 1008e2e0 0.00 : 1002e2d8: cmpwi cr7,r3,-1 0.00 : 1002e2dc: beq- cr7,1002e318 100.00 : 1002e2e0: lwz r3,0(r29) 0.00 : 1002e2e4: mr r4,r29 0.00 : 1002e2e8: bl 1008e5e0 0.00 : 1002e2ec: lwz r3,0(r29) 0.00 : 1002e2f0: bl 1008e300 0.00 : 1002e2f4: bl 1008e660 0.00 : 1002e2f8: li r4,10 0.00 : 1002e2fc: bl 1008ed70 0.00 : 1002e300: li r3,-1 0.00 : 1002e304: bl 1008ee20 0.00 : 1002e308: li r4,1 0.00 : 1002e30c: li r3,2 0.00 : 1002e310: bl 1008e4b0 0.00 : 1002e314: b 1002e28c 0.00 : 1002e318: lis r3,4105 0.00 : 1002e31c: addi r3,r3,19164 0.00 : 1002e320: bl 1008e300 0.00 : 1002e324: b 1002e2e0 Percent | Source code & Disassembly of liblttng-ust.so.0.0.0 ------------------------------------------------ : : : : Disassembly of section .text: : : 0000ae4c : 100.00 : ae4c: stwu r1,-144(r1) 0.00 : ae50: mflr r0 0.00 : ae54: bcl- 20,4*cr7+so,ae58 0.00 : ae58: li r4,1 0.00 : ae5c: li r5,0 0.00 : ae60: stw r30,136(r1) 0.00 : ae64: mflr r30 0.00 : ae68: stw r29,132(r1) 0.00 : ae6c: mr r29,r3 0.00 : ae70: li r3,1 0.00 : ae74: stw r31,140(r1) 0.00 : ae78: stw r0,148(r1) 0.00 : ae7c: addis r30,r30,4 0.00 : ae80: addi r30,r30,-2224 0.00 : ae84: bl 2a130 <_get_num_possible_cpus+0x22e0> 0.00 : ae88: mr. r31,r3 0.00 : ae8c: blt- af10 0.00 : ae90: li r4,2 0.00 : ae94: li r5,1 0.00 : ae98: crclr 4*cr1+eq 0.00 : ae9c: bl 29780 <_get_num_possible_cpus+0x1930> 0.00 : aea0: cmpwi cr7,r3,0 0.00 : aea4: blt- cr7,af8c 0.00 : aea8: li r4,0 0.00 : aeac: li r5,110 0.00 : aeb0: addi r3,r1,8 0.00 : aeb4: bl 298a0 <_get_num_possible_cpus+0x1a50> 0.00 : aeb8: li r0,1 0.00 : aebc: mr r4,r29 0.00 : aec0: li r5,108 0.00 : aec4: addi r3,r1,10 0.00 : aec8: sth r0,8(r1) 0.00 : aecc: bl 29ac0 <_get_num_possible_cpus+0x1c70> 0.00 : aed0: li r0,0 0.00 : aed4: mr r3,r31 0.00 : aed8: addi r4,r1,8 0.00 : aedc: li r5,110 0.00 : aee0: stb r0,117(r1) 0.00 : aee4: bl 2a2b0 <_get_num_possible_cpus+0x2460> 0.00 : aee8: cmpwi cr7,r3,0 0.00 : aeec: blt- cr7,af44 0.00 : aef0: lwz r0,148(r1) 0.00 : aef4: mr r3,r31 0.00 : aef8: lwz r29,132(r1) 0.00 : aefc: lwz r30,136(r1) 0.00 : af00: lwz r31,140(r1) 0.00 : af04: mtlr r0 0.00 : af08: addi r1,r1,144 0.00 : af0c: blr 0.00 : af10: lwz r3,-32760(r30) 0.00 : af14: bl 29090 <_get_num_possible_cpus+0x1240> 0.00 : af18: bl 29a10 <_get_num_possible_cpus+0x1bc0> 0.00 : af1c: lwz r0,148(r1) 0.00 : af20: lwz r31,0(r3) 0.00 : af24: lwz r29,132(r1) 0.00 : af28: lwz r30,136(r1) 0.00 : af2c: mtlr r0 0.00 : af30: neg r31,r31 0.00 : af34: mr r3,r31 0.00 : af38: lwz r31,140(r1) 0.00 : af3c: addi r1,r1,144 0.00 : af40: blr 0.00 : af44: bl 29a10 <_get_num_possible_cpus+0x1bc0> 0.00 : af48: lwz r29,0(r3) 0.00 : af4c: neg r29,r29 0.00 : af50: mr r3,r31 0.00 : af54: mr r31,r29 0.00 : af58: bl 2a2f0 <_get_num_possible_cpus+0x24a0> 0.00 : af5c: cmpwi cr7,r3,0 0.00 : af60: beq- cr7,aef0 0.00 : af64: lwz r3,-32752(r30) 0.00 : af68: bl 29090 <_get_num_possible_cpus+0x1240> 0.00 : af6c: lwz r0,148(r1) 0.00 : af70: mr r3,r31 0.00 : af74: lwz r29,132(r1) 0.00 : af78: lwz r30,136(r1) 0.00 : af7c: lwz r31,140(r1) 0.00 : af80: mtlr r0 0.00 : af84: addi r1,r1,144 0.00 : af88: blr 0.00 : af8c: lwz r3,-32756(r30) 0.00 : af90: bl 29090 <_get_num_possible_cpus+0x1240> 0.00 : af94: bl 29a10 <_get_num_possible_cpus+0x1bc0> 0.00 : af98: lwz r29,0(r3) 0.00 : af9c: neg r29,r29 0.00 : afa0: b af50 Percent | Source code & Disassembly of liblttng-ust.so.0.0.0 ------------------------------------------------ : : : : Disassembly of section .text: : : 00020604 : 0.00 : 20604: stwu r1,-64(r1) 0.00 : 20608: mflr r0 0.00 : 2060c: bcl- 20,4*cr7+so,20610 0.00 : 20610: mfcr r12 0.00 : 20614: li r9,0 0.00 : 20618: stw r24,32(r1) 0.00 : 2061c: mr r24,r7 0.00 : 20620: stw r28,48(r1) 0.00 : 20624: mr r28,r4 0.00 : 20628: stw r29,52(r1) 0.00 : 2062c: mr r29,r6 0.00 : 20630: stw r30,56(r1) 0.00 : 20634: mflr r30 0.00 : 20638: stw r31,60(r1) 0.00 : 2063c: mr r31,r3 0.00 : 20640: stw r0,68(r1) 0.00 : 20644: stw r21,20(r1) 0.00 : 20648: stw r22,24(r1) 0.00 : 2064c: addis r30,r30,3 0.00 : 20650: stw r23,28(r1) 0.00 : 20654: addi r30,r30,-23080 0.00 : 20658: stw r25,36(r1) 0.00 : 2065c: stw r26,40(r1) 0.00 : 20660: stw r27,44(r1) 0.00 : 20664: stw r12,16(r1) 0.00 : 20668: lwz r10,4(r6) 0.00 : 2066c: lwz r11,8(r6) 0.00 : 20670: stw r5,36(r3) 0.00 : 20674: stw r10,28(r3) 0.00 : 20678: stw r11,32(r3) 0.00 : 2067c: lwz r0,28(r3) 0.00 : 20680: lwz r11,0(r6) 0.00 : 20684: lwz r8,20(r4) 0.00 : 20688: lwz r21,24(r4) 0.00 : 2068c: lwz r10,4(r11) 0.00 : 20690: rlwinm r8,r8,1,31,31 0.00 : 20694: cmplw cr7,r0,r10 0.00 : 20698: bge- cr7,206cc 0.00 : 2069c: rlwinm r10,r0,3,0,28 0.00 : 206a0: rlwinm r0,r0,5,0,26 0.00 : 206a4: add r10,r10,r0 0.00 : 206a8: add r10,r11,r10 0.00 : 206ac: lwz r11,32(r3) 0.00 : 206b0: lwz r0,32(r10) 0.00 : 206b4: addi r10,r10,8 0.00 : 206b8: addi r7,r11,512 0.00 : 206bc: cmplw cr7,r7,r0 0.00 : 206c0: bgt- cr7,206cc 0.00 : 206c4: lwz r9,16(r10) 0.00 : 206c8: add r9,r9,r11 0.00 : 206cc: cmpwi cr4,r8,0 0.00 : 206d0: lwz r22,28(r9) 0.00 : 206d4: mr r23,r21 0.00 : 206d8: beq- cr4,206e0 0.00 : 206dc: addi r23,r21,1 0.00 : 206e0: mr r3,r24 0.00 : 206e4: li r4,4 0.00 : 206e8: bl 28ac0 <_get_num_possible_cpus+0xc70> 0.00 : 206ec: addi r3,r1,8 0.00 : 206f0: mr r4,r24 0.00 : 206f4: rlwinm r5,r23,3,0,28 0.00 : 206f8: li r27,-12 0.00 : 206fc: bl 29760 <_get_num_possible_cpus+0x1910> 0.00 : 20700: lwz r0,12(r1) 0.00 : 20704: lwz r9,8(r1) 0.00 : 20708: stw r0,16(r31) 0.00 : 2070c: stw r9,12(r31) 0.00 : 20710: lwz r9,0(r29) 0.00 : 20714: lwz r0,12(r31) 0.00 : 20718: lwz r11,4(r9) 0.00 : 2071c: cmplw cr7,r0,r11 0.00 : 20720: bge- cr7,2090c 0.00 : 20724: rlwinm r11,r0,3,0,28 0.00 : 20728: rlwinm r0,r0,5,0,26 0.00 : 2072c: add r11,r11,r0 0.00 : 20730: add r11,r9,r11 0.00 : 20734: lwz r9,16(r31) 0.00 : 20738: lwz r0,32(r11) 0.00 : 2073c: addi r11,r11,8 0.00 : 20740: addi r10,r9,8 0.00 : 20744: cmplw cr7,r10,r0 0.00 : 20748: bgt- cr7,2090c 0.00 : 2074c: lwz r0,16(r11) 0.00 : 20750: add r9,r0,r9 0.00 : 20754: cmpwi cr7,r9,0 0.00 : 20758: beq- cr7,2090c 0.00 : 2075c: li r3,30 0.00 : 20760: bl 28e70 <_get_num_possible_cpus+0x1020> 0.00 : 20764: mr r4,r3 0.00 : 20768: mr r3,r24 0.00 : 2076c: bl 28ac0 <_get_num_possible_cpus+0xc70> 0.00 : 20770: mullw r5,r23,r22 0.00 : 20774: addi r3,r1,8 0.00 : 20778: mr r4,r24 0.00 : 2077c: bl 29760 <_get_num_possible_cpus+0x1910> 0.00 : 20780: lwz r0,12(r1) 0.00 : 20784: lwz r9,8(r1) 0.00 : 20788: stw r0,24(r31) 0.00 : 2078c: stw r9,20(r31) 0.00 : 20790: lwz r9,0(r29) 0.00 : 20794: lwz r0,20(r31) 0.00 : 20798: lwz r11,4(r9) 0.00 : 2079c: cmplw cr7,r0,r11 0.00 : 207a0: bge- cr7,2090c 0.00 : 207a4: rlwinm r11,r0,3,0,28 0.00 : 207a8: rlwinm r0,r0,5,0,26 0.00 : 207ac: add r0,r11,r0 0.00 : 207b0: lwz r11,24(r31) 0.00 : 207b4: add r9,r9,r0 0.00 : 207b8: lwz r0,32(r9) 0.00 : 207bc: addi r9,r9,8 0.00 : 207c0: addi r10,r11,1 0.00 : 207c4: cmplw cr7,r10,r0 0.00 : 207c8: bgt- cr7,2090c 0.00 : 207cc: lwz r0,16(r9) 0.00 : 207d0: add r11,r0,r11 0.00 : 207d4: cmpwi cr7,r11,0 0.00 : 207d8: beq- cr7,2090c 0.00 : 207dc: cmpwi cr3,r23,0 0.00 : 207e0: beq- cr3,20958 0.00 : 207e4: li r27,0 0.00 : 207e8: li r25,0 0.00 : 207ec: b 207f4 0.00 : 207f0: beq- cr6,20958 0.00 : 207f4: mr r3,r24 0.00 : 207f8: li r4,4 0.00 : 207fc: bl 28ac0 <_get_num_possible_cpus+0xc70> 0.00 : 20800: lwz r9,0(r29) 0.00 : 20804: addi r3,r1,8 0.00 : 20808: lwz r0,12(r31) 0.00 : 2080c: mr r4,r24 0.00 : 20810: li r5,40 0.00 : 20814: addi r25,r25,1 0.00 : 20818: li r26,0 0.00 : 2081c: lwz r11,4(r9) 0.00 : 20820: rlwinm r8,r0,3,0,28 0.00 : 20824: rlwinm r10,r0,5,0,26 0.00 : 20828: add r10,r8,r10 0.00 : 2082c: add r9,r9,r10 0.00 : 20830: cmplw cr7,r0,r11 0.00 : 20834: addi r9,r9,8 0.00 : 20838: bge- cr7,2085c 0.00 : 2083c: lwz r11,16(r31) 0.00 : 20840: lwz r0,24(r9) 0.00 : 20844: add r11,r11,r27 0.00 : 20848: addi r10,r11,8 0.00 : 2084c: cmplw cr7,r10,r0 0.00 : 20850: bgt- cr7,2085c 0.00 : 20854: lwz r26,16(r9) 0.00 : 20858: add r26,r26,r11 0.00 : 2085c: bl 29760 <_get_num_possible_cpus+0x1910> 0.00 : 20860: lwz r0,12(r1) 0.00 : 20864: cmpw cr6,r25,r23 0.00 : 20868: lwz r9,8(r1) 0.00 : 2086c: li r11,0 0.00 : 20870: stw r0,4(r26) 0.00 : 20874: stw r9,0(r26) 0.00 : 20878: lwz r9,0(r29) 0.00 : 2087c: lwz r0,12(r31) 0.00 : 20880: lwz r10,4(r9) 0.00 : 20884: rlwinm r7,r0,3,0,28 0.00 : 20888: rlwinm r8,r0,5,0,26 0.00 : 2088c: add r8,r7,r8 0.00 : 20890: add r8,r9,r8 0.00 : 20894: cmplw cr7,r0,r10 0.00 : 20898: addi r8,r8,8 0.00 : 2089c: bge- cr7,208c0 0.00 : 208a0: lwz r7,16(r31) 0.00 : 208a4: lwz r0,24(r8) 0.00 : 208a8: add r7,r7,r27 0.00 : 208ac: addi r6,r7,8 0.00 : 208b0: cmplw cr7,r6,r0 0.00 : 208b4: bgt- cr7,208c0 0.00 : 208b8: lwz r11,16(r8) 0.00 : 208bc: add r11,r11,r7 0.00 : 208c0: lwz r0,0(r11) 0.00 : 208c4: addi r27,r27,8 0.00 : 208c8: rlwinm r7,r0,3,0,28 0.00 : 208cc: rlwinm r8,r0,5,0,26 0.00 : 208d0: add r8,r7,r8 0.00 : 208d4: cmplw cr7,r10,r0 0.00 : 208d8: add r9,r9,r8 0.00 : 208dc: addi r9,r9,8 0.00 : 208e0: ble- cr7,20908 0.00 : 208e4: lwz r11,4(r11) 0.00 : 208e8: lwz r0,24(r9) 0.00 : 208ec: addi r10,r11,40 0.00 : 208f0: cmplw cr7,r10,r0 0.00 : 208f4: bgt- cr7,20908 0.00 : 208f8: lwz r0,16(r9) 0.00 : 208fc: add r11,r0,r11 0.00 : 20900: cmpwi cr7,r11,0 0.00 : 20904: bne- cr7,207f0 0.00 : 20908: li r27,-12 0.00 : 2090c: lwz r0,68(r1) 0.00 : 20910: mr r3,r27 0.00 : 20914: lwz r12,16(r1) 0.00 : 20918: lwz r21,20(r1) 0.00 : 2091c: lwz r22,24(r1) 0.00 : 20920: mtlr r0 0.00 : 20924: lwz r23,28(r1) 0.00 : 20928: lwz r24,32(r1) 0.00 : 2092c: mtocrf 16,r12 0.00 : 20930: lwz r25,36(r1) 0.00 : 20934: mtocrf 8,r12 0.00 : 20938: lwz r26,40(r1) 0.00 : 2093c: lwz r27,44(r1) 0.00 : 20940: lwz r28,48(r1) 0.00 : 20944: lwz r29,52(r1) 0.00 : 20948: lwz r30,56(r1) 0.00 : 2094c: lwz r31,60(r1) 0.00 : 20950: addi r1,r1,64 0.00 : 20954: blr 0.00 : 20958: mr r3,r24 0.00 : 2095c: li r4,4 0.00 : 20960: bl 28ac0 <_get_num_possible_cpus+0xc70> 0.00 : 20964: addi r3,r1,8 0.00 : 20968: mr r4,r24 0.00 : 2096c: rlwinm r5,r21,2,0,29 0.00 : 20970: li r27,-12 0.00 : 20974: bl 29760 <_get_num_possible_cpus+0x1910> 0.00 : 20978: lwz r0,12(r1) 0.00 : 2097c: lwz r9,8(r1) 0.00 : 20980: stw r0,4(r31) 0.00 : 20984: stw r9,0(r31) 0.00 : 20988: lwz r11,0(r29) 0.00 : 2098c: lwz r0,0(r31) 0.00 : 20990: lwz r6,4(r11) 0.00 : 20994: cmplw cr7,r0,r6 0.00 : 20998: bge+ cr7,2090c 0.00 : 2099c: rlwinm r10,r0,3,0,28 0.00 : 209a0: rlwinm r0,r0,5,0,26 0.00 : 209a4: add r10,r10,r0 0.00 : 209a8: lwz r9,4(r31) 0.00 : 209ac: add r10,r11,r10 0.00 : 209b0: lwz r0,32(r10) 0.00 : 209b4: addi r10,r10,8 0.00 : 209b8: addi r8,r9,4 0.00 : 209bc: cmplw cr7,r8,r0 0.00 : 209c0: bgt+ cr7,2090c 0.00 : 209c4: lwz r0,16(r10) 0.00 : 209c8: add r9,r0,r9 0.00 : 209cc: cmpwi cr7,r9,0 0.00 : 209d0: beq+ cr7,2090c 0.00 : 209d4: cmpwi cr7,r21,0 0.00 : 209d8: addi r4,r28,48 0.00 : 209dc: beq- cr7,20a5c 0.00 : 209e0: li r9,0 0.00 : 209e4: mtctr r21 0.00 : 209e8: b 209f4 0.00 : 209ec: lwz r11,0(r29) 0.00 : 209f0: lwz r6,4(r11) 0.00 : 209f4: lwz r0,0(r31) 0.00 : 209f8: rlwinm r5,r9,2,0,29 0.00 : 209fc: li r10,0 0.00 : 20a00: mr r7,r9 0.00 : 20a04: rlwinm r3,r0,3,0,28 0.00 : 20a08: rlwinm r8,r0,5,0,26 0.00 : 20a0c: add r8,r3,r8 0.00 : 20a10: cmplw cr7,r6,r0 0.00 : 20a14: add r11,r11,r8 0.00 : 20a18: addi r11,r11,8 0.00 : 20a1c: ble- cr7,20a40 0.00 : 20a20: lwz r8,4(r31) 0.00 : 20a24: lwz r0,24(r11) 0.00 : 20a28: add r8,r5,r8 0.00 : 20a2c: addi r6,r8,4 0.00 : 20a30: cmplw cr7,r6,r0 0.00 : 20a34: bgt- cr7,20a40 0.00 : 20a38: lwz r10,16(r11) 0.00 : 20a3c: add r10,r10,r8 0.00 : 20a40: lwz r0,8(r4) 0.00 : 20a44: cmpwi cr7,r0,0 0.00 : 20a48: bne- cr7,20a50 0.00 : 20a4c: oris r7,r9,1 100.00 : 20a50: stw r7,0(r10) 0.00 : 20a54: addi r9,r9,1 0.00 : 20a58: bdnz+ 209ec 0.00 : 20a5c: beq- cr4,20bf0 0.00 : 20a60: lwz r9,56(r28) 0.00 : 20a64: addi r0,r23,-1 0.00 : 20a68: cmpwi cr7,r9,0 0.00 : 20a6c: bne- cr7,20a74 0.00 : 20a70: oris r0,r0,1 0.00 : 20a74: stw r0,8(r31) 0.00 : 20a78: beq- cr3,20be8 0.00 : 20a7c: li r7,0 0.00 : 20a80: li r6,0 0.00 : 20a84: li r28,0 0.00 : 20a88: mtctr r23 0.00 : 20a8c: b 20a9c 0.00 : 20a90: add r6,r6,r22 0.00 : 20a94: addi r7,r7,8 0.00 : 20a98: bdz- 20be8 0.00 : 20a9c: lwz r10,0(r29) 0.00 : 20aa0: li r11,0 0.00 : 20aa4: lwz r3,20(r31) 0.00 : 20aa8: lwz r0,24(r31) 0.00 : 20aac: lwz r9,12(r31) 0.00 : 20ab0: lwz r5,4(r10) 0.00 : 20ab4: add r0,r6,r0 0.00 : 20ab8: cmplw cr7,r9,r5 0.00 : 20abc: bge- cr7,20af4 0.00 : 20ac0: rlwinm r8,r9,3,0,28 0.00 : 20ac4: rlwinm r9,r9,5,0,26 0.00 : 20ac8: add r9,r8,r9 0.00 : 20acc: lwz r8,16(r31) 0.00 : 20ad0: add r9,r10,r9 0.00 : 20ad4: lwz r27,32(r9) 0.00 : 20ad8: addi r9,r9,8 0.00 : 20adc: add r8,r7,r8 0.00 : 20ae0: addi r26,r8,8 0.00 : 20ae4: cmplw cr7,r26,r27 0.00 : 20ae8: bgt- cr7,20af4 0.00 : 20aec: lwz r11,16(r9) 0.00 : 20af0: add r11,r11,r8 0.00 : 20af4: lwz r8,0(r11) 0.00 : 20af8: li r9,0 0.00 : 20afc: cmplw cr7,r5,r8 0.00 : 20b00: ble- cr7,20b34 0.00 : 20b04: rlwinm r5,r8,3,0,28 0.00 : 20b08: rlwinm r8,r8,5,0,26 0.00 : 20b0c: add r8,r5,r8 0.00 : 20b10: lwz r11,4(r11) 0.00 : 20b14: add r10,r10,r8 0.00 : 20b18: lwz r8,32(r10) 0.00 : 20b1c: addi r10,r10,8 0.00 : 20b20: addi r5,r11,40 0.00 : 20b24: cmplw cr7,r5,r8 0.00 : 20b28: bgt- cr7,20b34 0.00 : 20b2c: lwz r9,16(r10) 0.00 : 20b30: add r9,r9,r11 0.00 : 20b34: stw r3,16(r9) 0.00 : 20b38: stw r0,20(r9) 0.00 : 20b3c: lwz r0,12(r4) 0.00 : 20b40: cmpwi cr7,r0,1 0.00 : 20b44: bne- cr7,20a90 0.00 : 20b48: lwz r11,0(r29) 0.00 : 20b4c: li r9,0 0.00 : 20b50: lwz r0,12(r31) 0.00 : 20b54: lwz r8,4(r11) 0.00 : 20b58: cmplw cr7,r0,r8 0.00 : 20b5c: bge- cr7,20b94 0.00 : 20b60: rlwinm r5,r0,3,0,28 0.00 : 20b64: rlwinm r0,r0,5,0,26 0.00 : 20b68: add r5,r5,r0 0.00 : 20b6c: lwz r10,16(r31) 0.00 : 20b70: add r5,r11,r5 0.00 : 20b74: lwz r0,32(r5) 0.00 : 20b78: addi r5,r5,8 0.00 : 20b7c: add r10,r7,r10 0.00 : 20b80: addi r3,r10,8 0.00 : 20b84: cmplw cr7,r3,r0 0.00 : 20b88: bgt- cr7,20b94 0.00 : 20b8c: lwz r9,16(r5) 0.00 : 20b90: add r9,r9,r10 0.00 : 20b94: lwz r0,0(r9) 0.00 : 20b98: li r10,0 0.00 : 20b9c: cmplw cr7,r8,r0 0.00 : 20ba0: ble- cr7,20bd4 0.00 : 20ba4: rlwinm r8,r0,3,0,28 0.00 : 20ba8: rlwinm r0,r0,5,0,26 0.00 : 20bac: add r0,r8,r0 0.00 : 20bb0: lwz r9,4(r9) 0.00 : 20bb4: add r11,r11,r0 0.00 : 20bb8: lwz r0,32(r11) 0.00 : 20bbc: addi r11,r11,8 0.00 : 20bc0: addi r8,r9,40 0.00 : 20bc4: cmplw cr7,r8,r0 0.00 : 20bc8: bgt- cr7,20bd4 0.00 : 20bcc: lwz r10,16(r11) 0.00 : 20bd0: add r10,r10,r9 0.00 : 20bd4: stw r28,0(r10) 0.00 : 20bd8: add r6,r6,r22 0.00 : 20bdc: add r28,r28,r22 0.00 : 20be0: addi r7,r7,8 0.00 : 20be4: bdnz+ 20a9c 0.00 : 20be8: li r27,0 0.00 : 20bec: b 2090c 0.00 : 20bf0: lwz r0,56(r28) 0.00 : 20bf4: cntlzw r0,r0 0.00 : 20bf8: rlwinm r0,r0,27,5,31 0.00 : 20bfc: rlwinm r0,r0,16,0,15 0.00 : 20c00: stw r0,8(r31) 0.00 : 20c04: b 20a78 Percent | Source code & Disassembly of libgcc_s.so.1 ------------------------------------------------ : : : : Disassembly of section .text: : : 0000bbc0 : 100.00 : bbc0: stwu r1,-16(r1) 0.00 : bbc4: mflr r0 0.00 : bbc8: bcl- 20,4*cr7+so,bbcc 0.00 : bbcc: li r11,1 0.00 : bbd0: stw r30,8(r1) 0.00 : bbd4: mflr r30 0.00 : bbd8: li r10,8 0.00 : bbdc: addis r30,r30,2 0.00 : bbe0: stw r0,20(r1) 0.00 : bbe4: addi r30,r30,1868 0.00 : bbe8: lwz r9,-32764(r30) 0.00 : bbec: li r0,4 0.00 : bbf0: stb r0,0(r9) 0.00 : bbf4: stb r0,1(r9) 0.00 : bbf8: stb r0,2(r9) 0.00 : bbfc: stb r0,3(r9) 0.00 : bc00: stb r0,4(r9) 0.00 : bc04: stb r0,5(r9) 0.00 : bc08: stb r0,6(r9) 0.00 : bc0c: stb r0,7(r9) 0.00 : bc10: stb r0,8(r9) 0.00 : bc14: stb r0,9(r9) 0.00 : bc18: stb r0,10(r9) 0.00 : bc1c: stb r0,11(r9) 0.00 : bc20: stb r0,12(r9) 0.00 : bc24: stb r0,13(r9) 0.00 : bc28: stb r0,14(r9) 0.00 : bc2c: stb r0,15(r9) 0.00 : bc30: stb r0,16(r9) 0.00 : bc34: stb r0,17(r9) 0.00 : bc38: stb r0,18(r9) 0.00 : bc3c: stb r0,19(r9) 0.00 : bc40: stb r0,20(r9) 0.00 : bc44: stb r0,21(r9) 0.00 : bc48: stb r0,22(r9) 0.00 : bc4c: stb r0,23(r9) 0.00 : bc50: stb r0,24(r9) 0.00 : bc54: stb r0,25(r9) 0.00 : bc58: stb r0,26(r9) 0.00 : bc5c: stb r0,27(r9) 0.00 : bc60: stb r0,28(r9) 0.00 : bc64: stb r0,29(r9) 0.00 : bc68: stb r0,30(r9) 0.00 : bc6c: stb r0,31(r9) 0.00 : bc70: stb r10,32(r9) 0.00 : bc74: stb r10,33(r9) 0.00 : bc78: stb r10,34(r9) 0.00 : bc7c: stb r10,35(r9) 0.00 : bc80: stb r10,36(r9) 0.00 : bc84: stb r10,37(r9) 0.00 : bc88: stb r10,38(r9) 0.00 : bc8c: stb r10,39(r9) 0.00 : bc90: stb r10,40(r9) 0.00 : bc94: stb r10,41(r9) 0.00 : bc98: stb r10,42(r9) 0.00 : bc9c: stb r10,43(r9) 0.00 : bca0: stb r10,44(r9) 0.00 : bca4: stb r10,45(r9) 0.00 : bca8: stb r10,46(r9) 0.00 : bcac: stb r10,47(r9) 0.00 : bcb0: stb r10,48(r9) 0.00 : bcb4: stb r10,49(r9) 0.00 : bcb8: stb r10,50(r9) 0.00 : bcbc: stb r10,51(r9) 0.00 : bcc0: stb r10,52(r9) 0.00 : bcc4: stb r10,53(r9) 0.00 : bcc8: stb r10,54(r9) 0.00 : bccc: stb r10,55(r9) 0.00 : bcd0: stb r10,56(r9) 0.00 : bcd4: stb r10,57(r9) 0.00 : bcd8: stb r10,58(r9) 0.00 : bcdc: stb r10,59(r9) 0.00 : bce0: stb r10,60(r9) 0.00 : bce4: stb r10,61(r9) 0.00 : bce8: stb r10,62(r9) 0.00 : bcec: stb r10,63(r9) 0.00 : bcf0: stb r0,64(r9) 0.00 : bcf4: stb r0,65(r9) 0.00 : bcf8: stb r0,66(r9) 0.00 : bcfc: stb r0,67(r9) 0.00 : bd00: stb r0,68(r9) 0.00 : bd04: stb r0,69(r9) 0.00 : bd08: stb r0,70(r9) 0.00 : bd0c: stb r0,71(r9) 0.00 : bd10: stb r0,72(r9) 0.00 : bd14: stb r0,73(r9) 0.00 : bd18: stb r0,74(r9) 0.00 : bd1c: stb r0,75(r9) 0.00 : bd20: stb r11,76(r9) 0.00 : bd24: stb r11,77(r9) 0.00 : bd28: stb r11,78(r9) 0.00 : bd2c: stb r11,79(r9) 0.00 : bd30: stb r11,80(r9) 0.00 : bd34: stb r11,81(r9) 0.00 : bd38: stb r11,82(r9) 0.00 : bd3c: stb r11,83(r9) 0.00 : bd40: stb r11,84(r9) 0.00 : bd44: stb r11,85(r9) 0.00 : bd48: stb r11,86(r9) 0.00 : bd4c: stb r11,87(r9) 0.00 : bd50: stb r11,88(r9) 0.00 : bd54: stb r11,89(r9) 0.00 : bd58: stb r11,90(r9) 0.00 : bd5c: stb r11,91(r9) 0.00 : bd60: stb r11,92(r9) 0.00 : bd64: stb r11,93(r9) 0.00 : bd68: stb r11,94(r9) 0.00 : bd6c: stb r11,95(r9) 0.00 : bd70: stb r11,96(r9) 0.00 : bd74: stb r11,97(r9) 0.00 : bd78: stb r11,98(r9) 0.00 : bd7c: stb r11,99(r9) 0.00 : bd80: stb r11,100(r9) 0.00 : bd84: stb r11,101(r9) 0.00 : bd88: stb r11,102(r9) 0.00 : bd8c: stb r11,103(r9) 0.00 : bd90: stb r11,104(r9) 0.00 : bd94: stb r11,105(r9) 0.00 : bd98: stb r11,106(r9) 0.00 : bd9c: stb r11,107(r9) 0.00 : bda0: stb r11,108(r9) 0.00 : bda4: stb r0,109(r9) 0.00 : bda8: stb r0,110(r9) 0.00 : bdac: stb r0,111(r9) 0.00 : bdb0: stb r0,112(r9) 0.00 : bdb4: stb r0,113(r9) 0.00 : bdb8: lwz r0,20(r1) 0.00 : bdbc: lwz r30,8(r1) 0.00 : bdc0: mtlr r0 0.00 : bdc4: addi r1,r1,16 0.00 : bdc8: blr Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 000384f4 <_setjmp>: 100.00 : 384f4: li r4,0 0.00 : 384f8: b 38180 <__sigsetjmp> Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 0008c530 : 100.00 : 8c530: rlwimi r4,r4,8,16,23 0.00 : 8c534: li r11,-1 0.00 : 8c538: rlwimi r4,r4,16,0,15 0.00 : 8c53c: rlwinm r10,r3,3,27,28 0.00 : 8c540: lis r6,-257 0.00 : 8c544: lis r7,32639 0.00 : 8c548: rlwinm r8,r3,0,0,29 0.00 : 8c54c: addi r6,r6,-257 0.00 : 8c550: addi r7,r7,32639 0.00 : 8c554: lwz r5,0(r8) 0.00 : 8c558: srw r11,r11,r10 0.00 : 8c55c: orc r5,r5,r11 0.00 : 8c560: add r0,r6,r5 0.00 : 8c564: nor r9,r7,r5 0.00 : 8c568: and. r0,r0,r9 0.00 : 8c56c: xor r12,r4,r5 0.00 : 8c570: orc r12,r12,r11 0.00 : 8c574: b 8c594 0.00 : 8c578: lwzu r5,4(r8) 0.00 : 8c57c: and. r0,r0,r9 0.00 : 8c580: add r0,r6,r5 0.00 : 8c584: nor r9,r7,r5 0.00 : 8c588: bne- 8c5e4 0.00 : 8c58c: and. r0,r0,r9 0.00 : 8c590: xor r12,r4,r5 0.00 : 8c594: add r0,r6,r12 0.00 : 8c598: nor r9,r7,r12 0.00 : 8c59c: beq+ 8c578 0.00 : 8c5a0: and. r0,r0,r9 0.00 : 8c5a4: li r3,0 0.00 : 8c5a8: beqlr 0.00 : 8c5ac: and r6,r7,r5 0.00 : 8c5b0: or r11,r7,r5 0.00 : 8c5b4: and r0,r7,r12 0.00 : 8c5b8: or r10,r7,r12 0.00 : 8c5bc: add r6,r6,r7 0.00 : 8c5c0: add r0,r0,r7 0.00 : 8c5c4: nor r5,r11,r6 0.00 : 8c5c8: nor r9,r10,r0 0.00 : 8c5cc: cmplw r5,r9 0.00 : 8c5d0: bgtlr 0.00 : 8c5d4: cntlzw r4,r9 0.00 : 8c5d8: rlwinm r4,r4,29,3,31 0.00 : 8c5dc: add r3,r8,r4 0.00 : 8c5e0: blr 0.00 : 8c5e4: and r0,r7,r12 0.00 : 8c5e8: or r10,r7,r12 0.00 : 8c5ec: add r0,r0,r7 0.00 : 8c5f0: nor r9,r10,r0 0.00 : 8c5f4: cntlzw r4,r9 0.00 : 8c5f8: addi r8,r8,-4 0.00 : 8c5fc: rlwinm r4,r4,29,3,31 0.00 : 8c600: add r3,r8,r4 0.00 : 8c604: blr Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 000b456c : 0.00 : b456c: stwu r1,-80(r1) 0.00 : b4570: mflr r0 0.00 : b4574: mfcr r12 0.00 : b4578: bcl- 20,4*cr7+so,b457c 0.00 : b457c: stw r27,60(r1) 0.00 : b4580: mr r27,r5 0.00 : b4584: stw r28,64(r1) 0.00 : b4588: mr r28,r4 0.00 : b458c: stw r29,68(r1) 0.00 : b4590: mr r29,r3 0.00 : b4594: stw r30,72(r1) 0.00 : b4598: mflr r30 0.00 : b459c: stw r31,76(r1) 0.00 : b45a0: addis r30,r30,12 0.00 : b45a4: mr r31,r1 0.00 : b45a8: stw r0,84(r1) 0.00 : b45ac: addi r30,r30,10872 0.00 : b45b0: stw r15,12(r1) 0.00 : b45b4: stw r16,16(r1) 0.00 : b45b8: stw r17,20(r1) 0.00 : b45bc: stw r18,24(r1) 0.00 : b45c0: stw r19,28(r1) 0.00 : b45c4: stw r20,32(r1) 0.00 : b45c8: stw r21,36(r1) 0.00 : b45cc: stw r22,40(r1) 0.00 : b45d0: stw r23,44(r1) 0.00 : b45d4: stw r24,48(r1) 0.00 : b45d8: stw r25,52(r1) 0.00 : b45dc: stw r26,56(r1) 0.00 : b45e0: stw r12,8(r1) 100.00 : b45e4: lbz r0,0(r3) 0.00 : b45e8: cmpwi cr7,r0,0 0.00 : b45ec: beq- cr7,b4734 0.00 : b45f0: li r4,47 0.00 : b45f4: bl 8c530 0.00 : b45f8: cmpwi cr7,r3,0 0.00 : b45fc: beq- cr7,b4748 0.00 : b4600: mr r3,r29 0.00 : b4604: mr r4,r28 0.00 : b4608: mr r5,r27 0.00 : b460c: bl b3de4 0.00 : b4610: lwz r9,-736(r30) 0.00 : b4614: add r9,r9,r2 0.00 : b4618: lwz r0,0(r9) 0.00 : b461c: li r26,0 0.00 : b4620: addi r9,r28,-4 0.00 : b4624: cmpwi cr7,r0,8 0.00 : b4628: beq- cr7,b4694 0.00 : b462c: addi r11,r31,80 0.00 : b4630: lwz r0,4(r11) 0.00 : b4634: li r3,-1 0.00 : b4638: lwz r12,-72(r11) 0.00 : b463c: mtlr r0 0.00 : b4640: lwz r15,-68(r11) 0.00 : b4644: lwz r16,-64(r11) 0.00 : b4648: mtcrf 8,r12 0.00 : b464c: lwz r17,-60(r11) 0.00 : b4650: lwz r18,-56(r11) 0.00 : b4654: lwz r19,-52(r11) 0.00 : b4658: lwz r20,-48(r11) 0.00 : b465c: lwz r21,-44(r11) 0.00 : b4660: lwz r22,-40(r11) 0.00 : b4664: lwz r23,-36(r11) 0.00 : b4668: lwz r24,-32(r11) 0.00 : b466c: lwz r25,-28(r11) 0.00 : b4670: lwz r26,-24(r11) 0.00 : b4674: lwz r27,-20(r11) 0.00 : b4678: lwz r28,-16(r11) 0.00 : b467c: lwz r29,-12(r11) 0.00 : b4680: lwz r30,-8(r11) 0.00 : b4684: lwz r31,-4(r11) 0.00 : b4688: mr r1,r11 0.00 : b468c: blr 0.00 : b4690: mr r26,r25 0.00 : b4694: lwzu r0,4(r9) 0.00 : b4698: addi r25,r26,1 0.00 : b469c: cmpwi cr7,r0,0 0.00 : b46a0: bne+ cr7,b4690 0.00 : b46a4: addi r26,r26,2 0.00 : b46a8: rlwinm r26,r26,2,0,29 0.00 : b46ac: cmplwi cr7,r26,32768 0.00 : b46b0: bgt- cr7,b49c4 0.00 : b46b4: addi r26,r26,30 0.00 : b46b8: lwz r0,0(r1) 0.00 : b46bc: rlwinm r26,r26,0,0,27 0.00 : b46c0: neg r26,r26 0.00 : b46c4: stwux r0,r1,r26 0.00 : b46c8: li r26,0 0.00 : b46cc: addi r4,r1,23 0.00 : b46d0: rlwinm r4,r4,0,0,27 0.00 : b46d4: cmpwi cr7,r4,0 0.00 : b46d8: beq- cr7,b462c 0.00 : b46dc: cmpwi cr7,r25,1 0.00 : b46e0: lwz r0,-5392(r30) 0.00 : b46e4: stw r29,4(r4) 0.00 : b46e8: mr r3,r0 0.00 : b46ec: stw r0,0(r4) 0.00 : b46f0: beq- cr7,b4720 0.00 : b46f4: addi r9,r25,1 0.00 : b46f8: rlwinm r0,r25,2,0,29 0.00 : b46fc: addi r25,r25,-1 0.00 : b4700: mtctr r25 0.00 : b4704: rlwinm r9,r9,2,0,29 0.00 : b4708: add r28,r28,r0 0.00 : b470c: add r9,r4,r9 0.00 : b4710: lwzu r0,-4(r28) 0.00 : b4714: stwu r0,-4(r9) 0.00 : b4718: bdnz+ b4710 0.00 : b471c: lwz r3,0(r4) 0.00 : b4720: mr r5,r27 0.00 : b4724: bl b3de4 0.00 : b4728: mr r3,r26 0.00 : b472c: bl 1343b0 0.00 : b4730: b b462c 0.00 : b4734: lwz r9,-736(r30) 0.00 : b4738: add r9,r9,r2 0.00 : b473c: li r0,2 0.00 : b4740: stw r0,0(r9) 0.00 : b4744: b b462c 0.00 : b4748: lwz r3,-5388(r30) 0.00 : b474c: bl 3e69c 0.00 : b4750: cmpwi cr4,r3,0 0.00 : b4754: mr r23,r3 0.00 : b4758: beq- cr4,b4960 0.00 : b475c: bl 8cdd8 0.00 : b4760: li r22,1 0.00 : b4764: mr r26,r3 0.00 : b4768: mr r3,r29 0.00 : b476c: bl 8cdd8 0.00 : b4770: addi r25,r3,1 0.00 : b4774: add r21,r25,r26 0.00 : b4778: add r22,r21,r22 0.00 : b477c: cmplwi cr7,r22,32768 0.00 : b4780: bgt- cr7,b499c 0.00 : b4784: addi r0,r22,30 0.00 : b4788: lwz r9,0(r1) 0.00 : b478c: rlwinm r0,r0,0,0,27 0.00 : b4790: neg r0,r0 0.00 : b4794: stwux r9,r1,r0 0.00 : b4798: li r17,0 0.00 : b479c: addi r24,r1,23 0.00 : b47a0: rlwinm r24,r24,0,0,27 0.00 : b47a4: beq- cr4,b4978 0.00 : b47a8: addi r3,r26,1 0.00 : b47ac: lwz r18,-5392(r30) 0.00 : b47b0: add r3,r24,r3 0.00 : b47b4: mr r5,r25 0.00 : b47b8: mr r4,r29 0.00 : b47bc: bl 8f320 0.00 : b47c0: li r0,47 0.00 : b47c4: lwz r20,-736(r30) 0.00 : b47c8: stb r0,-1(r3) 0.00 : b47cc: mr r15,r23 0.00 : b47d0: mr r25,r3 0.00 : b47d4: addi r21,r3,-1 0.00 : b47d8: li r19,0 0.00 : b47dc: li r16,0 0.00 : b47e0: li r23,0 0.00 : b47e4: add r24,r20,r2 0.00 : b47e8: mr r3,r15 0.00 : b47ec: li r4,58 0.00 : b47f0: bl 91008 0.00 : b47f4: mr r26,r25 0.00 : b47f8: cmpw cr7,r15,r3 0.00 : b47fc: mr r29,r3 0.00 : b4800: beq- cr7,b481c 0.00 : b4804: subf r3,r3,r15 0.00 : b4808: mr r4,r15 0.00 : b480c: add r3,r21,r3 0.00 : b4810: subf r5,r15,r29 0.00 : b4814: bl 8f320 0.00 : b4818: mr r26,r3 0.00 : b481c: mr r3,r26 0.00 : b4820: mr r4,r28 0.00 : b4824: mr r5,r27 0.00 : b4828: bl b3de4 0.00 : b482c: lwz r0,0(r24) 0.00 : b4830: cmpwi cr7,r0,8 0.00 : b4834: beq- cr7,b48a8 0.00 : b4838: cmpwi cr7,r0,20 0.00 : b483c: bgt- cr7,b4894 0.00 : b4840: cmpwi cr7,r0,19 0.00 : b4844: bge- cr7,b485c 0.00 : b4848: cmpwi cr7,r0,2 0.00 : b484c: beq- cr7,b485c 0.00 : b4850: cmpwi cr7,r0,13 0.00 : b4854: bne+ cr7,b462c 0.00 : b4858: li r19,1 0.00 : b485c: lbz r0,0(r29) 0.00 : b4860: addi r15,r29,1 0.00 : b4864: cmpwi cr7,r0,0 0.00 : b4868: bne+ cr7,b47e8 0.00 : b486c: cmpwi cr7,r19,0 0.00 : b4870: beq- cr7,b4880 0.00 : b4874: add r20,r20,r2 0.00 : b4878: li r0,13 0.00 : b487c: stw r0,0(r20) 0.00 : b4880: mr r3,r16 0.00 : b4884: bl 1343b0 0.00 : b4888: mr r3,r17 0.00 : b488c: bl 1343b0 0.00 : b4890: b b462c 0.00 : b4894: cmpwi cr7,r0,110 0.00 : b4898: beq- cr7,b485c 0.00 : b489c: cmpwi cr7,r0,116 0.00 : b48a0: bne+ cr7,b462c 0.00 : b48a4: b b485c 0.00 : b48a8: cmpwi cr7,r23,0 0.00 : b48ac: beq- cr7,b48c8 0.00 : b48b0: lwz r3,0(r23) 0.00 : b48b4: mr r4,r23 0.00 : b48b8: mr r5,r27 0.00 : b48bc: bl b3de4 0.00 : b48c0: lwz r0,0(r24) 0.00 : b48c4: b b4838 0.00 : b48c8: addi r9,r28,-4 0.00 : b48cc: li r11,0 0.00 : b48d0: b b48d8 0.00 : b48d4: mr r11,r15 0.00 : b48d8: lwzu r0,4(r9) 0.00 : b48dc: addi r15,r11,1 0.00 : b48e0: cmpwi cr7,r0,0 0.00 : b48e4: bne+ cr7,b48d4 0.00 : b48e8: addi r11,r11,2 0.00 : b48ec: rlwinm r23,r11,2,0,29 0.00 : b48f0: add r3,r23,r22 0.00 : b48f4: cmplwi cr7,r3,32768 0.00 : b48f8: bgt- cr7,b49e8 0.00 : b48fc: addi r0,r23,30 0.00 : b4900: lwz r9,0(r1) 0.00 : b4904: rlwinm r0,r0,0,0,27 0.00 : b4908: neg r0,r0 0.00 : b490c: stwux r9,r1,r0 0.00 : b4910: addi r23,r1,23 0.00 : b4914: rlwinm r23,r23,0,0,27 0.00 : b4918: cmpwi cr7,r23,0 0.00 : b491c: beq- cr7,b4880 0.00 : b4920: cmpwi cr7,r15,1 0.00 : b4924: stw r18,0(r23) 0.00 : b4928: mr r3,r18 0.00 : b492c: stw r26,4(r23) 0.00 : b4930: beq- cr7,b48b4 0.00 : b4934: addi r9,r15,1 0.00 : b4938: rlwinm r11,r15,2,0,29 0.00 : b493c: addi r15,r15,-1 0.00 : b4940: mtctr r15 0.00 : b4944: rlwinm r9,r9,2,0,29 0.00 : b4948: add r11,r28,r11 0.00 : b494c: add r9,r23,r9 0.00 : b4950: lwzu r0,-4(r11) 0.00 : b4954: stwu r0,-4(r9) 0.00 : b4958: bdnz+ b4950 0.00 : b495c: b b48b0 0.00 : b4960: li r4,0 0.00 : b4964: li r5,0 0.00 : b4968: bl bdc2c 0.00 : b496c: mr r26,r3 0.00 : b4970: addi r22,r3,2 0.00 : b4974: b b4768 0.00 : b4978: addi r21,r21,1 0.00 : b497c: li r0,58 0.00 : b4980: add r23,r24,r21 0.00 : b4984: stbx r0,r24,r21 0.00 : b4988: addi r4,r23,1 0.00 : b498c: mr r5,r26 0.00 : b4990: li r3,0 0.00 : b4994: bl bdc2c 0.00 : b4998: b b47a8 0.00 : b499c: mr r3,r22 0.00 : b49a0: bl f7568 <__libc_alloca_cutoff> 0.00 : b49a4: cmpwi cr7,r3,0 0.00 : b49a8: bne+ cr7,b4784 0.00 : b49ac: mr r3,r22 0.00 : b49b0: bl 134370 0.00 : b49b4: mr. r24,r3 0.00 : b49b8: beq- b462c 0.00 : b49bc: mr r17,r24 0.00 : b49c0: b b47a4 0.00 : b49c4: mr r3,r26 0.00 : b49c8: bl f7568 <__libc_alloca_cutoff> 0.00 : b49cc: cmpwi cr7,r3,0 0.00 : b49d0: bne+ cr7,b46b4 0.00 : b49d4: mr r3,r26 0.00 : b49d8: bl 134370 0.00 : b49dc: mr r26,r3 0.00 : b49e0: mr r4,r3 0.00 : b49e4: b b46d4 0.00 : b49e8: bl f7568 <__libc_alloca_cutoff> 0.00 : b49ec: cmpwi cr7,r3,0 0.00 : b49f0: bne+ cr7,b48fc 0.00 : b49f4: mr r3,r23 0.00 : b49f8: bl 134370 0.00 : b49fc: mr r16,r3 0.00 : b4a00: mr r23,r3 0.00 : b4a04: b b4918 Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 000ea778 : 100.00 : ea778: stwu r1,-48(r1) 0.00 : ea77c: stw r3,20(r1) 0.00 : ea780: stw r4,24(r1) 0.00 : ea784: stw r5,28(r1) 0.00 : ea788: li r3,1 0.00 : ea78c: addi r4,r1,20 0.00 : ea790: li r0,102 0.00 : ea794: sc 0.00 : ea798: addi r1,r1,48 0.00 : ea79c: bnslr+ 0.00 : ea7a0: b 229b4 <__libc_start_main+0xfc> Percent | Source code & Disassembly of libc-2.15.so ------------------------------------------------ : : : : Disassembly of section .text: : : 000228b8 <__libc_start_main>: 0.00 : 228b8: mflr r0 0.00 : 228bc: stwu r1,-16(r1) 0.00 : 228c0: bcl- 20,4*cr7+so,228c4 <__libc_start_main+0xc> 0.00 : 228c4: mr r11,r3 0.00 : 228c8: stw r0,20(r1) 0.00 : 228cc: mr r5,r4 0.00 : 228d0: mr r0,r7 0.00 : 228d4: lwz r10,0(r9) 0.00 : 228d8: stw r30,8(r1) 0.00 : 228dc: mflr r30 0.00 : 228e0: cmpwi cr7,r10,0 0.00 : 228e4: addis r30,r30,21 0.00 : 228e8: addi r30,r30,18224 0.00 : 228ec: beq- cr7,2292c <__libc_start_main+0x74> 0.00 : 228f0: addi r6,r10,1 0.00 : 228f4: addi r5,r9,4 0.00 : 228f8: rlwinm r6,r6,2,0,29 0.00 : 228fc: lwzx r0,r5,r6 0.00 : 22900: mr r11,r10 0.00 : 22904: add r6,r5,r6 0.00 : 22908: cmpwi cr7,r0,0 0.00 : 2290c: beq- cr7,22924 <__libc_start_main+0x6c> 0.00 : 22910: mr r9,r6 0.00 : 22914: lwzu r0,4(r9) 0.00 : 22918: addi r6,r6,4 0.00 : 2291c: cmpwi cr7,r0,0 0.00 : 22920: bne+ cr7,22914 <__libc_start_main+0x5c> 0.00 : 22924: addi r6,r6,4 0.00 : 22928: li r0,0 0.00 : 2292c: lwz r10,0(r6) 0.00 : 22930: cmpwi cr7,r10,0 0.00 : 22934: beq- cr7,229a0 <__libc_start_main+0xe8> 0.00 : 22938: lwz r3,-996(r30) 0.00 : 2293c: lis r9,80 100.00 : 22940: mfpvr r7 0.00 : 22944: rlwinm r7,r7,0,0,15 0.00 : 22948: lwz r4,0(r3) 0.00 : 2294c: cmpw cr6,r7,r9 0.00 : 22950: mr r9,r6 0.00 : 22954: addi r7,r6,8 0.00 : 22958: b 22974 <__libc_start_main+0xbc> 0.00 : 2295c: addi r9,r9,8 0.00 : 22960: subf r10,r6,r9 0.00 : 22964: add r10,r7,r10 0.00 : 22968: lwz r10,-8(r10) 0.00 : 2296c: cmpwi cr7,r10,0 0.00 : 22970: beq- cr7,2299c <__libc_start_main+0xe4> 0.00 : 22974: cmpwi cr7,r10,19 0.00 : 22978: bne+ cr7,2295c <__libc_start_main+0xa4> 0.00 : 2297c: beq- cr6,2295c <__libc_start_main+0xa4> 0.00 : 22980: lwz r4,4(r9) 0.00 : 22984: addi r9,r9,8 0.00 : 22988: subf r10,r6,r9 0.00 : 2298c: add r10,r7,r10 0.00 : 22990: lwz r10,-8(r10) 0.00 : 22994: cmpwi cr7,r10,0 0.00 : 22998: bne+ cr7,22974 <__libc_start_main+0xbc> 0.00 : 2299c: stw r4,0(r3) 0.00 : 229a0: lwz r3,4(r8) 0.00 : 229a4: mr r4,r11 0.00 : 229a8: lwz r7,8(r8) 0.00 : 229ac: mr r8,r0 0.00 : 229b0: bl 226c8 <__libc_init_first+0x1a8>